基于定标的无挡片的非均匀性校正装置及其方法

    公开(公告)号:CN105841821A

    公开(公告)日:2016-08-10

    申请号:CN201610405813.8

    申请日:2016-06-08

    CPC classification number: G01J5/00 G01J2005/0048

    Abstract: 本发明公开了一种基于定标的无挡片的非均匀性校正装置及其方法。标定模块存储不同探测器壳体温度的锅盖图像到FLASH中,系统工作时,参数调用模块将FLASH中的锅盖图像和非均匀性校正参数K调入SDRAM中,SDRAM读取模块读出非均匀性校正参数K,同时根据实时输入的探测器壳体温度T读取SDRAM中包含T的两帧锅盖图像;线性插值模块根据探测器壳体温度T和锅盖图像线性插值出温度T对应的实时锅盖图像,并输入到非均匀性校正模块,非均匀性校正模块对缓存后的图像数据进行非均匀性校正后输出。本发明拓宽了系统的工作温度范围,减小了温度变化对图像质量的影响,系统稳定性强、噪声小、功耗低。

    基于EMIF和SRIO接口的片间高速通信系统

    公开(公告)号:CN111190853A

    公开(公告)日:2020-05-22

    申请号:CN201911364092.0

    申请日:2019-12-26

    Abstract: 本发明公开了一种基于EMIF和SRIO接口的片间高速通信系统,包括FPGA端EMIF接口模块,用于对EMIF总线传输的指令进行读写控制;FPGA端SRIO接口模块,用于对SRIO接口进行协议配置及数据读写控制;GTX模块,用于实现片间批量数据高速串行传输;DSP端EMIF接口模块,用于对EMIF总线传输的指令进行读写控制;DSP端SRIO接口模块,用于对SRIO接口进行协议配置及数据读写控制;DDR3存储模块,用于缓存片间传输的批量数据;DSP内部CPU模块,用于处理片间中断信号及收发命令、数据;以及电源模块、时钟模块。本发明的系统实现了FPGA与DSP间的双向高速实时通信,既可通过EMIF总线传输命令控制字,又可通过SRIO接口进行批量数据传输,适用于以FPGA和DSP为核心的协同数字信号处理系统,灵活且适配性强。

    基于定标的无挡片的非均匀性校正装置及其方法

    公开(公告)号:CN105841821B

    公开(公告)日:2019-04-16

    申请号:CN201610405813.8

    申请日:2016-06-08

    Abstract: 本发明公开了一种基于定标的无挡片的非均匀性校正装置及其方法。标定模块存储不同探测器壳体温度的锅盖图像到FLASH中,系统工作时,参数调用模块将FLASH中的锅盖图像和非均匀性校正参数K调入SDRAM中,SDRAM读取模块读出非均匀性校正参数K,同时根据实时输入的探测器壳体温度T读取SDRAM中包含T的两帧锅盖图像;线性插值模块根据探测器壳体温度T和锅盖图像线性插值出温度T对应的实时锅盖图像,并输入到非均匀性校正模块,非均匀性校正模块对缓存后的图像数据进行非均匀性校正后输出。本发明拓宽了系统的工作温度范围,减小了温度变化对图像质量的影响,系统稳定性强、噪声小、功耗低。

Patent Agency Ranking