安全感知总线系统上的外围设备访问

    公开(公告)号:CN112639788B

    公开(公告)日:2024-02-23

    申请号:CN201980055741.0

    申请日:2019-06-26

    Abstract: 集成电路设备(1)包括处理器(4)、外围组件(12、14、16、17)、总线系统(2),其连接到处理器载总线事务;和硬件过滤器逻辑(24、26)。总线系统(2)被配置为承载用于区分安全总线事务和非安全总线事务的安全状态信号。外围组件(12、14、16、17)包括寄存器接口(300、400、600),其可以通过总线系统(2)访问并且包括硬件寄存器和用于在总线系统(2)上启动总线事务的直接内存访问(DMA)控制器。外围组件(12、14、16、17)支持安全入和非安全出状态,其中硬件过滤器逻辑(24、26)配置为防止非安全总线事务访问外围组件的硬件寄存器,但是允许安全总线事务访问外围组件(12、14、16、17)。外围组件(12、14、16、17)被配置为允许传入的安全总线事务访问硬件寄(4)和外围组件(12、14、16、17)并且被配置为承

    异步通信
    2.
    发明授权

    公开(公告)号:CN112585592B

    公开(公告)日:2024-12-20

    申请号:CN201980054316.X

    申请日:2019-06-26

    Abstract: 一种使用异步桥(2)跨越异步接口(7)将数据从第一总线(11)传送到第二总线(13)的方法。所述桥(2)包含:总线从属模块(4),其连接到所述第一总线(11)且包含第一功率和/或时钟域中的前向信道发起器(8);以及总线主模块(6),其连接到所述第二总线(13)且包含第二功率和/或第二时钟域中的前向信道终止器(22)。所述前向信道发起器(8)和所述前向信道终止器(22)连通以形成用于仲裁对信号的访问的前向可锁定互斥体,所述信号用于从所述第一域向所述第二域传送数据。如果所述互斥体被锁定(40),则使用前向数据信道(43)在所述域之间传送数据。否则,如果所述互斥体未被锁定(40),所述前向信道发起器(8)切换状态请求信号(36)并且所述前向信道终止器(22)作为响应切换状态确认信号(38),所述互斥体由此被锁定。

    安全感知总线系统
    3.
    发明授权

    公开(公告)号:CN112602082B

    公开(公告)日:2024-07-23

    申请号:CN201980055455.4

    申请日:2019-06-27

    Abstract: 一种集成电路装置(1)包括总线系统(2)、多个主组件(4,6)、多个从组件(12,14,16,17)和硬件过滤逻辑(24,26)。所述总线系统(2)被配置为承载总线事务和用于区分安全事务与非安全事务的安全状态信号。所述主组件(4,6)可在安全状态与非安全状态之间切换。所述硬件过滤逻辑(24,26)被配置为在位于所述总线系统(2)内的拦截点处拦截总线事务,使得来自所述主组件(4,6)中的至少两个以及至少两个从组件(12,14,16,17)的总线事务通过所述拦截点。所述硬件过滤逻辑还被配置为使用i)拦截的总线事务的从地址,和ii)所述拦截的总线事务的所述安全状态,以根据过滤规则集合确定是否允许所述事务,并阻止被确定为不被允许的拦截的总线事务。

    调试端口控制电路
    4.
    发明公开

    公开(公告)号:CN118251673A

    公开(公告)日:2024-06-25

    申请号:CN202280071893.1

    申请日:2022-08-22

    Abstract: 一种集成电路器件(1),包括非易失性存储器(NVM)(15)、调试端口(21)和用于控制通过调试端口(21)对集成电路器件的访问的调试端口控制电路(17)。调试端口控制电路(17)被配置为:在单个读取周期中从NVM(15)中的相应预定位置读取第一比特位阵列和第二比特位阵列。第二比特位阵列不同于第一比特位阵列,并且至少第二比特数阵列包含多个比特位。调试端口控制电路(17)还被配置为:确定第一比特位阵列是否具有第一预定比特位图案以及第二比特位阵列是否具有不同于第二预定比特位图案的图案;以及至少部分地根据所述确定来控制通过调试端口(21)的访问。

    安全感知总线系统上的外围设备访问

    公开(公告)号:CN112639788A

    公开(公告)日:2021-04-09

    申请号:CN201980055741.0

    申请日:2019-06-26

    Abstract: 集成电路设备(1)包括处理器(4)、外围组件(12、14、16、17)、总线系统(2),其连接到处理器(4)和外围组件(12、14、16、17)并且被配置为承载总线事务;和硬件过滤器逻辑(24、26)。总线系统(2)被配置为承载用于区分安全总线事务和非安全总线事务的安全状态信号。外围组件(12、14、16、17)包括寄存器接口(300、400、600),其可以通过总线系统(2)访问并且包括硬件寄存器和用于在总线系统(2)上启动总线事务的直接内存访问(DMA)控制器。外围组件(12、14、16、17)支持安全入和非安全出状态,其中硬件过滤器逻辑(24、26)配置为防止非安全总线事务访问外围组件的硬件寄存器,但是允许安全总线事务访问外围组件(12、14、16、17)。外围组件(12、14、16、17)被配置为允许传入的安全总线事务访问硬件寄存器并且作为非安全来启动总线事务。

    安全感知总线系统
    6.
    发明公开

    公开(公告)号:CN112602082A

    公开(公告)日:2021-04-02

    申请号:CN201980055455.4

    申请日:2019-06-27

    Abstract: 一种集成电路装置(1)包括总线系统(2)、多个主组件(4,6)、多个从组件(12,14,16,17)和硬件过滤逻辑(24,26)。所述总线系统(2)被配置为承载总线事务和用于区分安全事务与非安全事务的安全状态信号。所述主组件(4,6)可在安全状态与非安全状态之间切换。所述硬件过滤逻辑(24,26)被配置为在位于所述总线系统(2)内的拦截点处拦截总线事务,使得来自所述主组件(4,6)中的至少两个以及至少两个从组件(12,14,16,17)的总线事务通过所述拦截点。所述硬件过滤逻辑还被配置为使用i)拦截的总线事务的从地址,和ii)所述拦截的总线事务的所述安全状态,以根据过滤规则集合确定是否允许所述事务,并阻止被确定为不被允许的拦截的总线事务。

    异步通信
    7.
    发明公开

    公开(公告)号:CN112585592A

    公开(公告)日:2021-03-30

    申请号:CN201980054316.X

    申请日:2019-06-26

    Abstract: 一种使用异步桥(2)跨越异步接口(7)将数据从第一总线(11)传送到第二总线(13)的方法。所述桥(2)包含:总线从属模块(4),其连接到所述第一总线(11)且包含第一功率和/或时钟域中的前向信道发起器(8);以及总线主模块(6),其连接到所述第二总线(13)且包含第二功率和/或第二时钟域中的前向信道终止器(22)。所述前向信道发起器(8)和所述前向信道终止器(22)连通以形成用于仲裁对信号的访问的前向可锁定互斥体,所述信号用于从所述第一域向所述第二域传送数据。如果所述互斥体被锁定(40),则使用前向数据信道(43)在所述域之间传送数据。否则,如果所述互斥体未被锁定(40),所述前向信道发起器(8)切换状态请求信号(36)并且所述前向信道终止器(22)作为响应切换状态确认信号(38),所述互斥体由此被锁定。

Patent Agency Ranking