基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统

    公开(公告)号:CN107426246B

    公开(公告)日:2020-09-08

    申请号:CN201710769868.1

    申请日:2017-08-31

    Abstract: 本发明公开了一种基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统,其中,包括:RapidIO网关拆分以太网包为RapidIO总线邮箱消息;以太网互连子系统的内部的处理模块与处理模块之间通过以太网交换模块互连,然后以太网互连子系统的外部通过RapidlO网关与RapidIO交换模块互连,之后通过RapidIO交换模块与RapidIO互连子系统内的各处理模块进行数据交互;IP网络数据包与RapidIO协议数据包在RapidlO网关内部进行相互转换;RapioIO邮箱消息接收处理模用于接收RapidIO消息,并转换成以太网包,万兆以太网包接收处理模块用于接收以太网包,并转换成RapidIO消息。

    PCIe从设备测试装置
    2.
    发明授权

    公开(公告)号:CN106649021B

    公开(公告)日:2019-04-09

    申请号:CN201611061914.4

    申请日:2016-11-25

    Abstract: 本发明公开了一种PCIe从设备测试装置,其中,包括:PCIe‑IP核,用于将PCIE事物层数据报文模块的输出数据包,转换为PCIe线路的物理信号;链路状态监控模块,将PCIe‑IP核的链路状态发送给处理器;PCIE事物层数据报文处理模块,用于将PCIe‑IP核的数据包进行解包并发送给被测设备行为监控模块;被测设备行为监控模块,判断被测设备返回数据包内是否正常,并将判断结果发送给处理器;测试激励编辑模块,用于按照处理器的测试指令,产生相应的测试数据,发送给PCIE事物层数据报文处理模块;处理器,用于根据用户指令产生相应的命令,并根据被测设备返回的数据包,输出给用户。

    基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统

    公开(公告)号:CN107426246A

    公开(公告)日:2017-12-01

    申请号:CN201710769868.1

    申请日:2017-08-31

    Abstract: 本发明公开了一种基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统,其中,包括:RapidIO网关拆分以太网包为RapidIO总线邮箱消息;以太网互连子系统的内部的处理模块与处理模块之间通过以太网交换模块互连,然后以太网互连子系统的外部通过RapidlO网关与RapidIO交换模块互连,之后通过RapidIO交换模块与RapidIO互连子系统内的各处理模块进行数据交互;IP网络数据包与RapidIO协议数据包在RapidlO网关内部进行相互转换;RapioIO邮箱消息接收处理模用于接收RapidIO消息,并转换成以太网包,万兆以太网包接收处理模块用于接收以太网包,并转换成RapidIO消息。

    一种基于Aurora总线的双机内存数据共享系统

    公开(公告)号:CN109033004B

    公开(公告)日:2021-05-25

    申请号:CN201810977787.5

    申请日:2018-08-27

    Abstract: 本发明涉及一种基于Aurora总线的双机内存数据共享系统,涉及数据共享技术领域。本发明的方案采用Xilinx提供的PCIe总线IP核与Aurora总线IP核配合本方案着重设计的Aurora传输层协议映射模块和Aurora链路管理模块实现了双机系统内存数据共享。本发明的方案中对数据链路层Aurora总线进行了传输层包装,实现了CPU地址域域共享虚拟地址域的映射,并设计了Aurora数据包格式和解析规则,完成了双机之间内存地址空间的透明映射。

    一种基于Aurora总线的双机内存数据共享系统

    公开(公告)号:CN109033004A

    公开(公告)日:2018-12-18

    申请号:CN201810977787.5

    申请日:2018-08-27

    CPC classification number: G06F15/17

    Abstract: 本发明涉及一种基于Aurora总线的双机内存数据共享系统,涉及数据共享技术领域。本发明的方案采用Xilinx提供的PCIe总线IP核与Aurora总线IP核配合本方案着重设计的Aurora传输层协议映射模块和Aurora链路管理模块实现了双机系统内存数据共享。本发明的方案中对数据链路层Aurora总线进行了传输层包装,实现了CPU地址域域共享虚拟地址域的映射,并设计了Aurora数据包格式和解析规则,完成了双机之间内存地址空间的透明映射。

    PCIe从设备测试装置
    6.
    发明公开

    公开(公告)号:CN106649021A

    公开(公告)日:2017-05-10

    申请号:CN201611061914.4

    申请日:2016-11-25

    CPC classification number: G06F11/26 G06F2211/002

    Abstract: 本发明公开了一种PCIe从设备测试装置,其中,包括:PCIe‑IP核,用于将PCIE事物层数据报文模块的输出数据包,转换为PCIe线路的物理信号;链路状态监控模块,将PCIe‑IP核的链路状态发送给处理器;PCIE事物层数据报文处理模块,用于将PCIe‑IP核的数据包进行解包并发送给被测设备行为监控模块;被测设备行为监控模块,判断被测设备返回数据包内是否正常,并将判断结果发送给处理器;测试激励编辑模块,用于按照处理器的测试指令,产生相应的测试数据,发送给PCIE事物层数据报文处理模块;处理器,用于根据用户指令产生相应的命令,并根据被测设备返回的数据包,输出给用户。

    一种共享式隔离电压阈值检测模块

    公开(公告)号:CN108614146A

    公开(公告)日:2018-10-02

    申请号:CN201810377527.4

    申请日:2018-04-25

    Inventor: 尚静 张小佩 商进

    Abstract: 本发明公开了一种共享式隔离电压阈值检测模块,其中,包括:FPGA芯片(1)以及电压检测模块(2);其中,FPGA芯片(1)包括:总线控制模块(3)、控制/状态寄存器(4)、比较结果寄存器(5)、选通模块(6)、采集控制状态机(7)、采集模块(8)以及中断生成模块(9);电压检测模块(2)包括:单路比较模块(10)、选择切换模块(11)、电压调整模块(12);FPGA芯片(1)通过系统总线与外部总线双向连接,电压检测模块(2)与FPGA芯片(1)双向连接。本发明的共享式隔离电压阈值检测模块,通过设计单路隔离电压检测,多路输入电压阈值调节及可切换功能,减少元器件使用种类和数量,降低设计和布板难度,降低模块功耗,实现了低功耗,小型化设计。

Patent Agency Ranking