-
-
公开(公告)号:CN109120624B
公开(公告)日:2021-06-01
申请号:CN201810977730.5
申请日:2018-08-27
Applicant: 北京计算机技术及应用研究所
IPC: H04L29/06 , H04L12/911 , H04B10/25 , G06F13/42
Abstract: 本发明涉及一种多平面松耦合高带宽数据交换系统,涉及电子系统技术领域。在复杂电子系统中,数据的传输交换主要包括管理平面、控制平面和数据平面,本发明的交换系统设计并规划这三种平面,其中管理平面采用IPMI智能平台管理总线技术,控制平面采用千兆以太网或万兆以太网总线交换技术,数据平面采用Serial RapidIO或FC光纤传输交换技术,实现相同平面内的高带宽数据交换,其中数据平面最大带宽为825吉比特;同时不同平面间采用协议解析、转换等技术,实现多平面间的松耦合设计。本发明既实现了复杂电子系统相同平面内的大数据量高带宽的交换需求,也实现了不同平面间的松耦合结构的数据协议转换和传输控制。
-
公开(公告)号:CN107426246B
公开(公告)日:2020-09-08
申请号:CN201710769868.1
申请日:2017-08-31
Applicant: 北京计算机技术及应用研究所
IPC: H04L29/06 , H04L12/931
Abstract: 本发明公开了一种基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统,其中,包括:RapidIO网关拆分以太网包为RapidIO总线邮箱消息;以太网互连子系统的内部的处理模块与处理模块之间通过以太网交换模块互连,然后以太网互连子系统的外部通过RapidlO网关与RapidIO交换模块互连,之后通过RapidIO交换模块与RapidIO互连子系统内的各处理模块进行数据交互;IP网络数据包与RapidIO协议数据包在RapidlO网关内部进行相互转换;RapioIO邮箱消息接收处理模用于接收RapidIO消息,并转换成以太网包,万兆以太网包接收处理模块用于接收以太网包,并转换成RapidIO消息。
-
公开(公告)号:CN107426246A
公开(公告)日:2017-12-01
申请号:CN201710769868.1
申请日:2017-08-31
Applicant: 北京计算机技术及应用研究所
IPC: H04L29/06 , H04L12/931
Abstract: 本发明公开了一种基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统,其中,包括:RapidIO网关拆分以太网包为RapidIO总线邮箱消息;以太网互连子系统的内部的处理模块与处理模块之间通过以太网交换模块互连,然后以太网互连子系统的外部通过RapidlO网关与RapidIO交换模块互连,之后通过RapidIO交换模块与RapidIO互连子系统内的各处理模块进行数据交互;IP网络数据包与RapidIO协议数据包在RapidlO网关内部进行相互转换;RapioIO邮箱消息接收处理模用于接收RapidIO消息,并转换成以太网包,万兆以太网包接收处理模块用于接收以太网包,并转换成RapidIO消息。
-
公开(公告)号:CN110968540A
公开(公告)日:2020-04-07
申请号:CN201911073685.1
申请日:2019-11-06
Applicant: 北京计算机技术及应用研究所
IPC: G06F13/40
Abstract: 本发明涉及一种基于VPX双星型冗余高速背板,其中,电源刀片插入刀片插槽后,通过背板电源平面上的电源总线给背板上的所有功能刀片和交换刀片供电;各个刀片插入刀片插槽后由背板管理平面上的IPMB总线互连到一起,进行管理控制,其中交换刀片作为主设备管理监控各个功能刀片和电源刀片的信息,控制各个功能刀片的复位启动操作;各个处理刀片插入刀片插槽后由背板在控制平面和数据平面上,通过交换刀片的交换芯片,通过以太网总线和SRIO总线进行互连,其中以太网总线在控制平面上实现各个功能刀片上控制信号的传输,各个处理刀片插入相应刀片插槽后由背板在扩展平面上,采用SRIO总线进行两两处理刀片之间的互连,组成网络型互连架构,数据直接在各个处理刀片之间进行数据传输。
-
公开(公告)号:CN109120624A
公开(公告)日:2019-01-01
申请号:CN201810977730.5
申请日:2018-08-27
Applicant: 北京计算机技术及应用研究所
IPC: H04L29/06 , H04L12/911 , H04B10/25 , G06F13/42
Abstract: 本发明涉及一种多平面松耦合高带宽数据交换系统,涉及电子系统技术领域。在复杂电子系统中,数据的传输交换主要包括管理平面、控制平面和数据平面,本发明的交换系统设计并规划这三种平面,其中管理平面采用IPMI智能平台管理总线技术,控制平面采用千兆以太网或万兆以太网总线交换技术,数据平面采用Serial RapidIO或FC光纤传输交换技术,实现相同平面内的高带宽数据交换,其中数据平面最大带宽为825吉比特;同时不同平面间采用协议解析、转换等技术,实现多平面间的松耦合设计。本发明既实现了复杂电子系统相同平面内的大数据量高带宽的交换需求,也实现了不同平面间的松耦合结构的数据协议转换和传输控制。
-
公开(公告)号:CN112019457B
公开(公告)日:2022-09-06
申请号:CN202010894182.7
申请日:2020-08-31
Applicant: 北京计算机技术及应用研究所
IPC: H04L49/10
Abstract: 本发明涉及一种基于国产化SRIO的高速交换装置,包括:5个SRIO交换芯片互连,每个国产SRIO交换芯片具有12路4×SRIO链路,SRIO交换芯片有2路4×SRIO链路与其它4片SRIO交换芯片连接,每个SRIO交换芯片对外都有4路4×SRIO接口,整个交换装置对外总共有20路4×SRIO接口;国产千兆交换芯片包含24个千兆接口;BMC管理模块通过温度传感器实现工作温度采集;电源控制电路对装置上的主电源供电进行开关电控制,并采集供电电压和电流的供电情况,对国产处理器的监测;对外的以太网,提供远程网页访问的功能;国产处理器完成对5片SRIO芯片、千兆交换芯片数据流的管控和调度,给BMC管理模块反馈工作状态信息。
-
公开(公告)号:CN112019457A
公开(公告)日:2020-12-01
申请号:CN202010894182.7
申请日:2020-08-31
Applicant: 北京计算机技术及应用研究所
IPC: H04L12/931
Abstract: 本发明涉及一种基于国产化SRIO的高速交换装置,其中,包括:5个SRIO交换芯片互连,每个国产SRIO交换芯片具有12路4×SRIO链路,SRIO交换芯片有2路4×SRIO链路与其它4片SRIO交换芯片连接,每个SRIO交换芯片对外都有4路4×SRIO接口,整个交换装置对外总共有20路4×SRIO接口;国产千兆交换芯片包含24个千兆接口,实现对外出15路千兆以太网接口和对内与BMC管理模块互连的以太网接口;BMC管理模块通过温度传感器实现工作温度采集;电源控制电路对装置上的主电源供电进行开关电控制,并采集供电电压和电流的供电情况,对国产处理器的监测,获取国产处理器的工作状态和运行版本信息;对外的以太网,提供远程网页访问的功能,实现远程监测和管理交换;国产处理器完成对5片SRIO芯片、千兆交换芯片数据流的管控和调度,给BMC管理模块反馈工作状态信息,国产处理器利用I2C和SRIO总线两种接口方式对5片SRIO交换芯片进行初始化配置、路由管理配置和交换链路状态信息监测。
-
公开(公告)号:CN107844447A
公开(公告)日:2018-03-27
申请号:CN201710904252.0
申请日:2017-09-29
Applicant: 北京计算机技术及应用研究所
CPC classification number: G06F13/4072 , G06F13/4068 , G06F13/4282
Abstract: 本发明涉及一种多通道串行总线高速数据采集处理系统及方法,涉及数据处理技术领域。本发明提出了一种基于微型CPU加FPGA和多种类串行收发器的高速串行通讯采集处理并存储的方案,能够满足电子系统在串行总线高速通讯时数据异常后问题排查分析和串行总线通讯监听存储的需求。
-
-
-
-
-
-
-
-