一种实现矩阵同切的方法及装置

    公开(公告)号:CN111756630B

    公开(公告)日:2022-06-17

    申请号:CN201910247861.2

    申请日:2019-03-29

    Abstract: 一种实现矩阵同切的方法及装置,包括:确定需要进行关联的矩阵的源地址和目的地址;将所述需要进行关联的矩阵的源地址与面板上的同一按键绑定;以及,将所述需要进行关联的矩阵的目的地址与面板上的同一按键绑定;在接收到按键触发指令时,根据所述按键绑定的矩阵的源地址和目的地址同时生成不同的路由调度指令。采用本申请中的方案,可以在面板按键配置时任意对按键进行功能定义,一个按键可以定义为多个矩阵的源或目的,同一矩阵的同一源或目的与另一矩阵的对应关系也可以不同,配置灵活、非常方便。

    一种控制面板页面配置方法及装置

    公开(公告)号:CN111752558B

    公开(公告)日:2025-01-28

    申请号:CN201910248341.3

    申请日:2019-03-29

    Abstract: 一种控制面板页面配置方法及装置,包括:确定矩阵的源地址或目的地址,以及确定控制面板当前页面的按键;在所述矩阵的源地址或目的地址的数量大于所述按键的数量时,根据所述矩阵的源地址或目的地址与所述按键的数量关系在当前页面建层,并根据所述按键的位置将所述矩阵的源地址或目的地址分别赋值给每层的对应按键;生成所述矩阵的功能按键以改变矩阵的源地址或目的地址所在位置。采用本申请中的方案,在单个页面中就可以完成大规模矩阵面板的控制部署,不需要将同一个矩阵放到不同页面中去部署,使用起来更加方便。

    一种基于IP制播网的PTP全局监测分析的方法

    公开(公告)号:CN116248219A

    公开(公告)日:2023-06-09

    申请号:CN202310004232.3

    申请日:2023-01-03

    Abstract: 本发明公开了一种基于IP制播网的PTP全局监测分析的方法,包括:基于通用服务器建立本地稳定PTP时钟校时基准,其中:服务器通过光纤网卡接收IP数据,并进行解封包;服务器以本身计算机内核时钟为基准进行PTP时间校正,逐步消除两者时间延时差,达到锁定状态;服务器锁定PTP后,以当前锁定的PTP时间为基准,对发送端发送的IP流量进行数据包头分析,得到数据包基础信息,实现IP流PTP锁定状态分析及监测;基于本地稳定PTP时钟,服务器连接到交换机并获取交换机中的PTP状态数据,基于获取到的状态数据构建网络PTP校时系统的拓扑图,并基于该拓扑图实现全局监测。

    一种用于4K超高清信号的双母线延时器及延时方法

    公开(公告)号:CN113271417A

    公开(公告)日:2021-08-17

    申请号:CN202110750039.5

    申请日:2021-07-02

    Abstract: 本发明提供一种用于4K超高清信号的双母线延时器及延时方法,涉及信号处理技术领域,包括:主FPGA及与其连接的三个从FPGA,每个从FPGA均连接一组DDR4内存条;主FPGA与信号输入输出接口双路连接,一路直接连接信号输入输出接口,另一路通过多画面处理模块与信号输入输出接口连接;主FPGA分别连接有按键模块,I2C模块和ARM,ARM连接信号输入输出接口。本发明采用PGM(播出)和PST(监看)双母线处理方式,将播出安全性高与浪费延时中有效视音频数据极少做到了完美的结合,同时内置了垫片采集模块,保证了现场信号实时播出的完整性与安全性。

    一种扩展片上缓存读写带宽的方法

    公开(公告)号:CN118945427A

    公开(公告)日:2024-11-12

    申请号:CN202411109110.1

    申请日:2024-08-13

    Abstract: 本发明公开了一种扩展片上缓存读写带宽的方法,包括:在控制访问时,基于FPGA时钟产生一个对HBM的时序控制信号;对AXI‑port进行赋值,每个AXI‑port下对应的地址通道和HBM通道有相应的地址,以构建出一个包含M个AXI‑port存储矩阵;在数据写入时,将数据均分从M个AXI‑port写入该存储矩阵;需要读出时同时从多个AXI‑port读出。本发明通过扩展HBM缓存读写带宽的技术,给高速、高带宽视音频信号提供一个有序写入和读出缓存环境,从而可以充分利用FPGA芯片的功能,实现一种多功能高集成度的视音频处理单机产品,减少信号输出延时,减少外置设备接入数量,节约系统构建成本和系统物理空间。

    一种用于4K超高清信号的双母线延时器及延时方法

    公开(公告)号:CN113271417B

    公开(公告)日:2022-11-15

    申请号:CN202110750039.5

    申请日:2021-07-02

    Abstract: 本发明提供一种用于4K超高清信号的双母线延时器及延时方法,涉及信号处理技术领域,包括:主FPGA及与其连接的三个从FPGA,每个从FPGA均连接一组DDR4内存条;主FPGA与信号输入输出接口双路连接,一路直接连接信号输入输出接口,另一路通过多画面处理模块与信号输入输出接口连接;主FPGA分别连接有按键模块,I2C模块和ARM,ARM连接信号输入输出接口。本发明采用PGM(播出)和PST(监看)双母线处理方式,将播出安全性高与浪费延时中有效视音频数据极少做到了完美的结合,同时内置了垫片采集模块,保证了现场信号实时播出的完整性与安全性。

    基于NMOS的IP系统中硬件面板控制系统及调度方法

    公开(公告)号:CN112399267A

    公开(公告)日:2021-02-23

    申请号:CN202011217248.5

    申请日:2020-11-04

    Abstract: 本发明提供基于NMOS的IP系统中硬件面板控制系统及调度方法,包括:NMOS硬件控制面板和RDS管理服务模块;所述RDS管理服务模块,用于发现并管理系统中所有IT设备;对所有IT设备进行注册;对所有IT设备进行入、出信号的配置,形成NMOS配置信息;将所述NMOS配置信息下发到NMOS硬件控制面板;所述NMOS硬件控制面板,用于接收所述RDS管理服务模块发送的NMOS配置信息;根据所述NMOS配置信息,对IT设备进行信号切换操作。本发明NMOS硬件控制面板,配合发现注册模块和配置软件组成RDS管理服务模块,实现对专业的广播电视IT设备信号的调度管理和控制。

Patent Agency Ranking