-
公开(公告)号:CN118945427A
公开(公告)日:2024-11-12
申请号:CN202411109110.1
申请日:2024-08-13
Applicant: 北京格非科技股份有限公司
IPC: H04N21/443 , H04N21/426 , H04N21/231 , H04N21/433 , G06F13/12
Abstract: 本发明公开了一种扩展片上缓存读写带宽的方法,包括:在控制访问时,基于FPGA时钟产生一个对HBM的时序控制信号;对AXI‑port进行赋值,每个AXI‑port下对应的地址通道和HBM通道有相应的地址,以构建出一个包含M个AXI‑port存储矩阵;在数据写入时,将数据均分从M个AXI‑port写入该存储矩阵;需要读出时同时从多个AXI‑port读出。本发明通过扩展HBM缓存读写带宽的技术,给高速、高带宽视音频信号提供一个有序写入和读出缓存环境,从而可以充分利用FPGA芯片的功能,实现一种多功能高集成度的视音频处理单机产品,减少信号输出延时,减少外置设备接入数量,节约系统构建成本和系统物理空间。
-
公开(公告)号:CN113473060B
公开(公告)日:2023-12-15
申请号:CN202110750037.6
申请日:2021-07-02
Applicant: 北京格非科技股份有限公司
IPC: H04N7/01
Abstract: 本发明提供一种4K超高清无压缩IP信号处理器及处理方法,涉及信号处理技术领域,包括:信号数据处理模块,信号数据处理模块依次连接数据缓存处理模块、IP封装/解解封装模块,IP封装/解封装模块连接外部IP数据信号输入输出接口;信号数据缓存模块还连接帧同步模块,帧同步模块连接PTP时钟信号处理模块,PTP时钟信号处理模块连接IP封装/解封装模块;Web控制模块连接外部控制信号输入接口,接收上位机管理对处理器进行控制。本发明摒弃CPU+GPU处理方式,采用嵌入式硬件芯片FPGA+ARM方式,使处理器转换效率高,安全性高,满足实时传输变换的直播传输场景的需求。
-
公开(公告)号:CN113271417B
公开(公告)日:2022-11-15
申请号:CN202110750039.5
申请日:2021-07-02
Applicant: 北京格非科技股份有限公司
Abstract: 本发明提供一种用于4K超高清信号的双母线延时器及延时方法,涉及信号处理技术领域,包括:主FPGA及与其连接的三个从FPGA,每个从FPGA均连接一组DDR4内存条;主FPGA与信号输入输出接口双路连接,一路直接连接信号输入输出接口,另一路通过多画面处理模块与信号输入输出接口连接;主FPGA分别连接有按键模块,I2C模块和ARM,ARM连接信号输入输出接口。本发明采用PGM(播出)和PST(监看)双母线处理方式,将播出安全性高与浪费延时中有效视音频数据极少做到了完美的结合,同时内置了垫片采集模块,保证了现场信号实时播出的完整性与安全性。
-
公开(公告)号:CN113271417A
公开(公告)日:2021-08-17
申请号:CN202110750039.5
申请日:2021-07-02
Applicant: 北京格非科技股份有限公司
Abstract: 本发明提供一种用于4K超高清信号的双母线延时器及延时方法,涉及信号处理技术领域,包括:主FPGA及与其连接的三个从FPGA,每个从FPGA均连接一组DDR4内存条;主FPGA与信号输入输出接口双路连接,一路直接连接信号输入输出接口,另一路通过多画面处理模块与信号输入输出接口连接;主FPGA分别连接有按键模块,I2C模块和ARM,ARM连接信号输入输出接口。本发明采用PGM(播出)和PST(监看)双母线处理方式,将播出安全性高与浪费延时中有效视音频数据极少做到了完美的结合,同时内置了垫片采集模块,保证了现场信号实时播出的完整性与安全性。
-
公开(公告)号:CN119011945A
公开(公告)日:2024-11-22
申请号:CN202411109109.9
申请日:2024-08-13
Applicant: 北京格非科技股份有限公司
IPC: H04N21/4363 , H04N21/6402 , H04N21/8547 , H04N21/643 , H04N21/647 , H04N7/01 , H04N7/22
Abstract: 本发明公开了一种8K/4K超高清原生IP媒体信号格式转换装置及转换方法,包括:互联的信号接处理模块、信号控制模块、和电源模块,信号处理模块的FPGA完成IP信号数据封包和解封包以及信号转换处理,信号控制模块的ARM完成与上层软件通讯以及工作参数配置;其中,信号处理模块包括依次连接的两个100G光纤网络接口、网络协议解包模块和网络协议封包模块、ST2110协议解包模块和ST2110协议封包模块、PTP时钟模块、HBM存储器和信号上下变换处理模块,信号处理模块的FPGA通过配置接口与信号控制模块的ARM相连。本发明采用嵌入式FPGA+ARM架构实现8K信号到4K信号的转换,具备整机体积小、功耗小、便携、性价比高的特点。
-
公开(公告)号:CN119011944A
公开(公告)日:2024-11-22
申请号:CN202411109105.0
申请日:2024-08-13
Applicant: 北京格非科技股份有限公司
IPC: H04N21/4363 , H04N21/458 , H04N21/488 , H04N21/643 , H04N21/647
Abstract: 本发明公开了一种多功能超高清IP播出切换器及切换方法,包括:互联的多功能信号切换模块、信号控制模块和电源模块,通过多功能信号切换模块进行IP媒体流数据捕获、分析,通过信号控制模块进行分析、汇总结果;其中,多功能信号切换模块包括依次连接的两个100G光纤网络接口、网络协议解包模块和网络协议封包模块、ST2110协议解包模块和ST2110协议封包模块、PTP时钟模块、HBM存储器、键信号发生模块、信号帧同步处理模块、信号检测处理模块、信号切换处理模块、键信号叠加处理模块、信号低码率编码处理模块、多画面合成处理模块和多画面合成处理模块上述处理模块通过配置接口与信号控制模块相连。本发明减少了信号之间的链接环节,减少信号延时以及减少设备投入,简化IP流制播系统构架,提高了设备性价比。
-
公开(公告)号:CN119011895A
公开(公告)日:2024-11-22
申请号:CN202411109106.5
申请日:2024-08-13
Applicant: 北京格非科技股份有限公司
IPC: H04N21/2187 , H04N21/238 , H04N21/24 , H04N21/4363 , H04N21/8547 , H04L65/70 , H04L65/65 , H04L65/752
Abstract: 本发明公开了一种多通道8K/4K超高清IP媒体流监测装置及检测方法,包括:互联的信号分析模块、信号控制模块和电源模块,通过信号分析模块进行IP媒体流数据捕获、分析,通过信号控制模块进行分析、汇总结果;其中,信号分析模块包括依次连接的两个100G光纤网络接口、网络协议解包模块和网络协议封包模块、ST2110协议解包模块和ST2110协议封包模块、PTP时钟模块、HBM存储器、信号监测处理模块、信号抓包处理模块、信号低码率编码处理模块和多画面合成处理模块;上述处理模块通过配置接口与信号控制模块相连;信号控制模块包括依次连接的接口、协议栈和客户端Web配置页面。基于此,本发明可实现8路4K超高清IP流数据实时监测分析。
-
公开(公告)号:CN113473060A
公开(公告)日:2021-10-01
申请号:CN202110750037.6
申请日:2021-07-02
Applicant: 北京格非科技股份有限公司
IPC: H04N7/01
Abstract: 本发明提供一种4K超高清无压缩IP信号处理器及处理方法,涉及信号处理技术领域,包括:信号数据处理模块,信号数据处理模块依次连接数据缓存处理模块、IP封装/解解封装模块,IP封装/解封装模块连接外部IP数据信号输入输出接口;信号数据缓存模块还连接帧同步模块,帧同步模块连接PTP时钟信号处理模块,PTP时钟信号处理模块连接IP封装/解封装模块;Web控制模块连接外部控制信号输入接口,接收上位机管理对处理器进行控制。本发明摒弃CPU+GPU处理方式,采用嵌入式硬件芯片FPGA+ARM方式,使处理器转换效率高,安全性高,满足实时传输变换的直播传输场景的需求。
-
-
-
-
-
-
-