-
公开(公告)号:CN109120258A
公开(公告)日:2019-01-01
申请号:CN201810880408.0
申请日:2018-08-03
Applicant: 北京大学深圳研究生院
Abstract: 申请公开了一种温度自补偿环形振荡器,由于将在振荡器产生振荡信号时奉献的延时与温度成反比的延时单元构成的延时模块和在振荡器产生振荡信号时奉献的延时与温度成正比的延时单元构成的延时模块首尾电连接构成环形振荡器。使得该温度自补偿环形振荡器不需要外加温度补偿电路,且具有非常好的频率温度稳定性。进而解决晶体振荡器作为时间源时,无法进行SOC设计和系统尺寸过大和成本过高的问题。
-
公开(公告)号:CN116244252A
公开(公告)日:2023-06-09
申请号:CN202211193323.8
申请日:2022-09-28
Applicant: 北京大学
Abstract: 本发明提供一种可实现多模式乘累加计算的存算一体芯片,包括计算单元阵列和连接器阵列,计算单元阵列包括多个呈阵列排布的位单元;连接器阵列与计算单元阵列连接,包括列内连接器和列间连接器,用于实现位单元的列内连接和列间连接;调整位单元的配置信息、工作模式、阵内连接关系和阵间连接关系,使得计算单元阵列和连接器阵列构成二值权重网络乘累加计算结构、三值权重网络乘累加计算结构或多值网络乘累加计算结构,用以实现多模式乘累加计算。本发明通过调整位单元的配置信息、工作模式、阵内连接关系和阵间连接关系,实现多模式乘累加计算,解决了现有的静态随机存储器的存内计算芯片计算模式单一,灵活性较差的问题。
-
公开(公告)号:CN109120258B
公开(公告)日:2022-03-15
申请号:CN201810880408.0
申请日:2018-08-03
Applicant: 北京大学深圳研究生院
Abstract: 申请公开了一种温度自补偿环形振荡器,由于将在振荡器产生振荡信号时奉献的延时与温度成反比的延时单元构成的延时模块和在振荡器产生振荡信号时奉献的延时与温度成正比的延时单元构成的延时模块首尾电连接构成环形振荡器。使得该温度自补偿环形振荡器不需要外加温度补偿电路,且具有非常好的频率温度稳定性。进而解决晶体振荡器作为时间源时,无法进行SOC设计和系统尺寸过大和成本过高的问题。
-
公开(公告)号:CN115080501A
公开(公告)日:2022-09-20
申请号:CN202210455820.4
申请日:2022-04-27
Applicant: 北京大学
Abstract: 本发明提供一种基于局部电容电荷共享的SRAM存算一体芯片,通过译码模块确定输入数据,通过按位计算模块基于电荷共享原理,在与运算模式下实现输入数据与存储数据的乘法运算,在异或运算模式下实现输入数据与存储数据的异或运算,通过全局共享开关模块将乘法运算结果进行累加。最后通过分区式模数转换模块在与运算模式下将模拟累加结果进行量化输出,在异或运算模式下将异或运算结果进行量化输出。该芯片支持与运算模式以及异或运算模式,拓宽了应用范围。其中不存在用于接收输入数据的DAC结构,可以避免在芯片中出现多比特输入数据导致的计算的非线性和涨落现象。采用分区式模数转换模块,以分区方式减少工作比较器的数量,降低量化功耗。
-
公开(公告)号:CN115048075A
公开(公告)日:2022-09-13
申请号:CN202210457425.X
申请日:2022-04-27
Applicant: 北京大学
IPC: G06F7/52
Abstract: 本发明提供一种基于电容耦合的SRAM存算一体芯片,包括:输入模块、按位乘法模块、电容衰减模块以及输出模块,通过输入模块接收输入数据;通过按位乘法模块实现输入数据与存储数据的乘法运算,得到乘法运算结果;并采用电容衰减模块,以层次化电容衰减器结构乘法运算结果的按层累加,不仅结构更加简单,而且计算时间更短,可以快速得到数字累加结果,提高乘法累加运算的能量效率以及计算吞吐。
-
-
-
-