-
公开(公告)号:CN109585475A
公开(公告)日:2019-04-05
申请号:CN201811143651.0
申请日:2018-09-29
Applicant: 佳能株式会社
IPC: H01L27/146 , H01L25/16
CPC classification number: H04N5/379 , H01L27/14634 , H01L27/14636 , H01L27/14641 , H04N5/347 , H04N5/36961 , H04N5/3741 , H04N5/37457 , H04N5/378 , H01L27/14643 , H01L25/167 , H01L27/14609 , H01L27/14621 , H01L27/14627
Abstract: 本发明公开了半导体装置和器械。半导体装置包括第一芯片和第二芯片的堆叠,第一芯片和第二芯片各自具有以矩阵形式布置的多个像素电路。第a行第e1列的像素电路连接到第p行第v列的电路。第a行第f1列的像素电路连接到第q行第v列的电路。第a行第g1列的像素电路连接到第r行第v列的电路。第a行第h1列的像素电路连接到第s行第v列的电路。
-
公开(公告)号:CN101895696B
公开(公告)日:2013-09-25
申请号:CN201010180879.4
申请日:2010-05-14
Applicant: 佳能株式会社
IPC: H04N5/374 , H04N5/3745 , H01L27/146
CPC classification number: H04N5/378 , H01L27/14609 , H01L27/14621 , H01L27/1464 , H01L27/14641 , H04N5/3742 , H04N5/37457
Abstract: 提供一种固态成像设备,其缩短读出全部像素的像素信号的时间并且提高像素的开口率。该固态成像设备包括:沿多个行和列布置为矩阵的多个像素(3),其中,所述像素中的每一个包括光电转换元件和滤色器;多个缓冲器(2),被布置为每一个缓冲器对应于多个像素;以及多条垂直输出线(1),布置为使得所述垂直输出线(1)中的两条或更多条对应于所述像素中的一列而被布置,其中每一个缓冲器的输入节点共同地连接到具有不同颜色的滤色器的多个像素,以及所述多个缓冲器的输出节点交替连接到所述多条垂直输出线。
-
公开(公告)号:CN103002228A
公开(公告)日:2013-03-27
申请号:CN201210322292.1
申请日:2012-09-04
Applicant: 佳能株式会社
IPC: H04N5/357 , H04N5/3745 , H01L27/146
Abstract: 本发明涉及固态成像装置和用于驱动固态成像装置的方法。固态成像装置包括:用于分别在第一模拟-数字转换时段和第二模拟-数字转换时段中生成第一和第二时间改变的斜坡信号的斜坡信号生成器;用于在第一模拟-数字转换时段中比较像素的复位信号与第一斜坡信号并在第二模拟-数字转换时段中比较像素信号与第二斜坡信号的比较器;和在第一和第二模拟-数字转换时段中存储从改变第一和第二斜坡信号的开始直到比较器的输出的反转的计数的计数值作为第一和第二数字数据的存储器,其中,斜坡信号生成器通过开关的采样和保持操作将来自电流生成器的电流供给到第一电容器元件,并且,基于由第一电容器元件保持的相同的偏置电压生成第一和第二斜坡信号。
-
公开(公告)号:CN1983623B
公开(公告)日:2010-05-19
申请号:CN200610149388.7
申请日:2006-11-16
Applicant: 佳能株式会社
CPC classification number: G09G3/3283 , G09G3/3233 , G09G2300/0408 , G09G2300/0842 , G09G2300/0861 , H01L27/3276
Abstract: 一种显示设备,其包括显示区域和列控制电路,显示区域中每个都包含EL装置和像素电路的像素以矩阵方式被设置在衬底上,列控制电路用于逐列控制像素电路。EL装置被设置在衬底上的下像素电极和上透明电极之间。像素电极被电连接到像素电路,透明电极经接触孔电连接到公共互连线。接触孔和公共互连线被设置从而包围显示区域的外围。列控制电路被划分为设置在接触孔和显示区域之间以及相对于显示区域在接触孔外侧的两个电路。
-
公开(公告)号:CN109585475B
公开(公告)日:2023-06-06
申请号:CN201811143651.0
申请日:2018-09-29
Applicant: 佳能株式会社
IPC: H01L27/146 , H01L25/16
Abstract: 本发明公开了半导体装置和器械。半导体装置包括第一芯片和第二芯片的堆叠,第一芯片和第二芯片各自具有以矩阵形式布置的多个像素电路。第a行第e1列的像素电路连接到第p行第v列的电路。第a行第f1列的像素电路连接到第q行第v列的电路。第a行第g1列的像素电路连接到第r行第v列的电路。第a行第h1列的像素电路连接到第s行第v列的电路。
-
公开(公告)号:CN114616756A
公开(公告)日:2022-06-10
申请号:CN202080074971.4
申请日:2020-10-29
Applicant: 佳能株式会社
IPC: H03K19/0185 , H04L25/02
Abstract: 公开的装置包括多个差分发送器、以及向所述多个差分发送器中的每一个供给电源电压的电源电路。所述电源电路包括:公共的电路单元,所述公共的电路单元限定供给到所述多个差分发送器的电源电压;以及多个单独的电路单元,所述多个单独的电路单元与所述多个差分发送器相关联地提供并且各自连接到所述公共的电路单元。所述多个单独的电路单元中的每一个具有输出节点,所述输出节点将所述公共的电路单元限定的电源电压输出到所述多个差分发送器中的对应的差分发送器,并且所述多个单独的电路单元的各个输出节点彼此连接。
-
公开(公告)号:CN113329214A
公开(公告)日:2021-08-31
申请号:CN202110219472.6
申请日:2021-02-26
Applicant: 佳能株式会社
Inventor: 中村恒一
Abstract: 公开了光电转换装置、图像捕获系统和移动体。光电转换装置包括:像素、A/D转换部和输出电路。像素包括第一光电转换部和第二光电转换部以及被配置成在除光电转换部以外的位置中累积信号电荷的累积部。A/D转换部被配置成对基于在光电转换中生成的信号电荷的信号执行A/D转换。输出电路读出基于在电荷累积期间在第一光电转换部和第二光电转换部中累积的第一信号电荷和第二信号电荷的第一信号和第二信号,以及基于在第二光电转换部中生成并在电荷累积期间累积在累积部中的第三信号电荷的第三信号。对第一信号、第二信号或第三信号中的至少两个信号执行模数转换的转换时段具有不同的长度。
-
-
公开(公告)号:CN103716553B
公开(公告)日:2017-04-26
申请号:CN201310446998.3
申请日:2013-09-26
Applicant: 佳能株式会社
IPC: H04N5/335
CPC classification number: H04N5/37455 , H04N5/37452 , H04N5/3765 , H04N5/378
Abstract: 公开了光电转换装置和成像系统。光电转换装置包括:布置成多列的多个像素;对应于各列设置的多个比较器;参考信号生成单元,配置成将参考信号供给到多个比较器;计数器,配置成与第一时钟信号同步地生成包括多个比特的计数信号;同步单元,配置成使所述多个比特与第二时钟信号同步以生成同步后的计数信号,并且输出生成的同步后的计数信号;和对应于各个比较器设置的多个存储器,所述存储器中的每个存储器被配置成响应于比较器中的相应一个比较器的输出的变化来存储同步后的计数信号。
-
公开(公告)号:CN103036533B
公开(公告)日:2016-06-08
申请号:CN201210374612.8
申请日:2012-09-29
Applicant: 佳能株式会社
CPC classification number: H03K4/06 , H03K3/0231 , H03K4/08 , H03K4/50 , H03M1/123 , H03M1/50 , H03M1/56 , H04N5/378
Abstract: 本发明涉及一种斜坡信号输出电路、模数转换电路、成像设备及驱动方法。一种被配置为输出具有根据时间改变的电势的斜坡信号的电路包含被配置为供给具有不同的振幅的多个电压的电压供给单元、电流供给单元、被配置为输出斜坡信号的积分电路、以及电容元件。电压供给单元与电容元件的一个端子连接。积分电路和电流供给单元与电容元件的另一端子连接。
-
-
-
-
-
-
-
-
-