-
公开(公告)号:CN102414796B
公开(公告)日:2014-06-11
申请号:CN201080019145.6
申请日:2010-03-01
Applicant: 住友电气工业株式会社 , 株式会社光波
IPC: H01L21/205 , C23C16/34 , H01L33/32
CPC classification number: C23C16/0227 , C23C16/0272 , C23C16/303 , C30B25/183 , C30B29/406 , H01L33/007
Abstract: 本发明提供制作包含生长于氧化镓衬底上的有源层且能够提高发光强度的晶片产品的方法。在步骤S105中,在摄氏600度下,在氧化镓衬底(11)的主面(11a)上生长包含GaN、AlGaN、AlN等III族氮化物的缓冲层(13)。生长缓冲层(13)后,将包含氢气和氮气的气体G2供给至生长炉(10)中,同时在摄氏1050度下使氧化镓衬底(11)及缓冲层(13)暴露于生长炉(11)的气氛中。III族氮化物半导体层(15)的沉积,在改性后的缓冲层上进行。改性后的缓冲层例如包含空隙。III族氮化物半导体层(15)可包含GaN及AlGaN。使用这些材料形成III族氮化物半导体层(15)时,可在改性后的缓冲层(14)上得到良好的结晶质量。
-
公开(公告)号:CN104022201A
公开(公告)日:2014-09-03
申请号:CN201410211067.X
申请日:2010-03-01
Applicant: 住友电气工业株式会社 , 株式会社光波
IPC: H01L33/32
CPC classification number: C23C16/0227 , C23C16/0272 , C23C16/303 , C30B25/183 , C30B29/406 , H01L33/007
Abstract: 本发明提供晶片产品及包含其的氮化镓基半导体光元件。所述晶片产品的制造方法为,在步骤S105中,在摄氏600度下,在氧化镓衬底(11)的主面(11a)上生长包含GaN、AlGaN、AlN等III族氮化物的缓冲层(13)。生长缓冲层(13)后,将包含氢气和氮气的气体G2供给至生长炉(10)中,同时在摄氏1050度下使氧化镓衬底(11)及缓冲层(13)暴露于生长炉(11)的气氛中。III族氮化物半导体层(15)的沉积,在改性后的缓冲层上进行。改性后的缓冲层例如包含空隙。III族氮化物半导体层(15)可包含GaN及AlGaN。使用这些材料形成III族氮化物半导体层(15)时,可在改性后的缓冲层(14)上得到良好的结晶质量。
-
公开(公告)号:CN102308370B
公开(公告)日:2014-02-19
申请号:CN201080007182.5
申请日:2010-02-04
Applicant: 住友电气工业株式会社 , 株式会社光波
IPC: H01L21/205 , C30B29/38 , H01L33/32
CPC classification number: H01L21/0242 , C30B25/18 , C30B29/16 , C30B29/403 , H01L21/02433 , H01L21/02458 , H01L21/0254 , H01L21/0262 , H01L29/045 , H01L29/2003 , H01L29/66462 , H01L29/7787 , H01L33/007 , H01L33/16
Abstract: 本发明提供一种氮化镓系半导体器件,其包含设置在氧化镓晶片上且具有平坦的c面的氮化镓系半导体膜。发光二极管LED包括:氧化镓支撑基体(32),具有包含单斜晶系氧化镓的主面(32a);和包含III族氮化物的层叠结构(33)。层叠结构(33)的半导体台面包含:低温GaN缓冲层(35)、n型GaN层(37)、量子阱结构的有源层(39)和p型氮化镓系半导体层(37)。p型氮化镓系半导体层(37)例如包含p型AlGaN电子阻挡层和p型GaN接触层。氧化镓支撑基体(32)的主面(32a)相对于单斜晶系氧化镓的(100)面以2度以上且4度以下的角度倾斜。通过该倾斜,使在氧化镓支撑基体主面(32a)上外延生长的氮化镓系半导体具有平坦的表面。
-
公开(公告)号:CN102326231B
公开(公告)日:2014-02-19
申请号:CN201080008691.X
申请日:2010-02-10
Applicant: 住友电气工业株式会社 , 株式会社光波
IPC: H01L21/205 , C23C16/34 , H01L33/32
CPC classification number: H01L21/0262 , C30B25/02 , C30B29/16 , C30B29/403 , H01L21/0242 , H01L21/02433 , H01L21/02458 , H01L21/0254 , H01L33/007
Abstract: 本发明提供可在氧化镓区域上淀积结晶质量良好的氮化镓基半导体的外延晶片的形成方法。在步骤S107中,生长AlN缓冲层(13)。在步骤S108中,在时刻t5,除氮气以外,还向生长炉(10)内供给含有氢气、三甲基铝和氨气的原料气体G1,在主面(11a)上生长AlN缓冲层(13)。AlN缓冲层(13)被称作所谓的低温缓冲层。缓冲层(13)的成膜开始后,在步骤S109中,在时刻t6开始供给氢气(H2)。在时刻t6,向生长炉(10)内供给H2、N2、TMA和NH3。在时刻t6~t7之间增加氢气的供给量,在时刻t7停止增加氢气而供给一定量的氢气。在时刻t7,向生长炉(10)内供给H2、TMA和NH3。
-
公开(公告)号:CN102414796A
公开(公告)日:2012-04-11
申请号:CN201080019145.6
申请日:2010-03-01
Applicant: 住友电气工业株式会社 , 株式会社光波
IPC: H01L21/205 , C23C16/34 , H01L33/32
CPC classification number: C23C16/0227 , C23C16/0272 , C23C16/303 , C30B25/183 , C30B29/406 , H01L33/007
Abstract: 本发明提供制作包含生长于氧化镓衬底上的有源层且能够提高发光强度的晶片产品的方法。在步骤S105中,在摄氏600度下,在氧化镓衬底(11)的主面(11a)上生长包含GaN、AlGaN、AlN等III族氮化物的缓冲层(13)。生长缓冲层(13)后,将包含氢气和氮气的气体G2供给至生长炉(10)中,同时在摄氏1050度下使氧化镓衬底(11)及缓冲层(13)暴露于生长炉(11)的气氛中。III族氮化物半导体层(15)的沉积,在改性后的缓冲层上进行。改性后的缓冲层例如包含空隙。III族氮化物半导体层(15)可包含GaN及AlGaN。使用这些材料形成III族氮化物半导体层(15)时,可在改性后的缓冲层(14)上得到良好的结晶质量。
-
公开(公告)号:CN102326231A
公开(公告)日:2012-01-18
申请号:CN201080008691.X
申请日:2010-02-10
Applicant: 住友电气工业株式会社 , 株式会社光波
IPC: H01L21/205 , C23C16/34 , H01L33/32
CPC classification number: H01L21/0262 , C30B25/02 , C30B29/16 , C30B29/403 , H01L21/0242 , H01L21/02433 , H01L21/02458 , H01L21/0254 , H01L33/007
Abstract: 本发明提供可在氧化镓区域上淀积结晶质量良好的氮化镓基半导体的外延晶片的形成方法。在步骤S107中,生长AlN缓冲层(13)。在步骤S108中,在时刻t5,除氮气以外,还向生长炉(10)内供给含有氢气、三甲基铝和氨气的原料气体G1,在主面(11a)上生长AlN缓冲层(13)。AlN缓冲层(13)被称作所谓的低温缓冲层。缓冲层(13)的成膜开始后,在步骤S109中,在时刻t6开始供给氢气(H2)。在时刻t6,向生长炉(10)内供给H2、N2、TMA和NH3。在时刻t6~t7之间增加氢气的供给量,在时刻t7停止增加氢气而供给一定量的氢气。在时刻t7,向生长炉(10)内供给H2、TMA和NH3。
-
公开(公告)号:CN102308370A
公开(公告)日:2012-01-04
申请号:CN201080007182.5
申请日:2010-02-04
Applicant: 住友电气工业株式会社 , 株式会社光波
IPC: H01L21/205 , C30B29/38 , H01L33/32
CPC classification number: H01L21/0242 , C30B25/18 , C30B29/16 , C30B29/403 , H01L21/02433 , H01L21/02458 , H01L21/0254 , H01L21/0262 , H01L29/045 , H01L29/2003 , H01L29/66462 , H01L29/7787 , H01L33/007 , H01L33/16
Abstract: 本发明提供一种氮化镓系半导体器件,其包含设置在氧化镓晶片上且具有平坦的c面的氮化镓系半导体膜。发光二极管LED包括:氧化镓支撑基体(32),具有包含单斜晶系氧化镓的主面(32a);和包含III族氮化物的层叠结构(33)。层叠结构(33)的半导体台面包含:低温GaN缓冲层(35)、n型GaN层(37)、量子阱结构的有源层(39)和p型氮化镓系半导体层(37)。p型氮化镓系半导体层(37)例如包含p型AlGaN电子阻挡层和p型GaN接触层。氧化镓支撑基体(32)的主面(32a)相对于单斜晶系氧化镓的(100)面以2度以上且4度以下的角度倾斜。通过该倾斜,使在氧化镓支撑基体主面(32a)上外延生长的氮化镓系半导体具有平坦的表面。
-
公开(公告)号:CN105452765A
公开(公告)日:2016-03-30
申请号:CN201480044776.1
申请日:2014-08-06
Applicant: 住友电工印刷电路株式会社 , 住友电气工业株式会社
IPC: F21V19/00 , F21S2/00 , F21V29/00 , H01L33/00 , F21Y115/10
CPC classification number: F21V19/002 , F21K9/232 , F21V29/70 , F21Y2107/40 , F21Y2115/10 , H01L25/0753 , H01L2924/0002 , H01L2924/00
Abstract: 本发明的目的在于提供能以低成本有效抑制正面侧发光强度变化的LED组件和LED发光装置。该LED组件设置有多个发光二极管。多个发光二极管仅布置在直圆锥体、直棱锥体、截角直圆锥体或截角直棱锥体的侧面上,所述侧面相对于底面具有55°-82°的倾斜角,多个发光二极管的发光表面与上述侧面大致平行并且相邻的发光二极管或发光二极管组的发光表面的垂直线投影在底面上而形成的投影线所形成的角度均彼此相等并为72°以下。优选的是,布置有发光二极管的侧面是直棱锥体或截角直棱锥体的侧面,一个或多个发光二极管布置在所述侧面上并且直棱锥体或截角直棱锥体的底面是5个以上侧边的多边形,该多边形形状的所有内角相等。
-
公开(公告)号:CN100440556C
公开(公告)日:2008-12-03
申请号:CN200610159295.2
申请日:2002-10-03
Applicant: 住友电气工业株式会社 , 索尼株式会社
Abstract: 一种制造半导体发光装置或者半导体装置的方法,通过在氮基III-V化合物半导体衬底上生长形成发光装置结构或装置结构的氮基III-V化合物半导体层,其中多个具有比第一平均位错密度高的第二平均位错密度的第二区域周期地排列在具有第一平均位错密度的所述第一区域中,其中装置区域定义在所述氮基III-V化合物半导体层衬底上使得第二区域大体上不包括在发光区域或有源区中。
-
公开(公告)号:CN100440435C
公开(公告)日:2008-12-03
申请号:CN200610159297.1
申请日:2002-10-03
Applicant: 住友电气工业株式会社 , 索尼株式会社
Abstract: 一种制造半导体发光装置或者半导体装置的方法,通过在氮基III-V化合物半导体衬底上生长形成发光装置结构或装置结构的氮基III-V化合物半导体层,其中多个具有比第一平均位错密度高的第二平均位错密度的第二区域周期地排列在具有第一平均位错密度的所述第一区域中,其中装置区域定义在所述氮基III-V化合物半导体层衬底上使得第二区域大体上不包括在发光区域或有源区中。
-
-
-
-
-
-
-
-
-