-
公开(公告)号:CN119717621A
公开(公告)日:2025-03-28
申请号:CN202411868378.3
申请日:2024-12-18
Applicant: 中核控制系统工程有限公司
IPC: G05B19/042
Abstract: 本申请公开了一种基于FPGA的核安全级控制站无扰增量下装方法和系统,涉及控制站无扰增量下装设计领域,该方法包括:通过工程师站上接收新版本组态,通过工程师站生成增量下装包,执行增量下装,维护接口模块接收增量下装包并对增量下装包进行解析,得到目的地址;根据目的地址进行维护接口模块、控制器、输入类模块和输出类模块配置信息的更新;对目标模块进行增量下装,在控制器新版本组态正确执行时,通过工程师站发送二次确认,当工程师站发送二次确认后,执行主从切换,按照新版本组态执行,总线输出,实现了核工业控制站要进行升级或者增量下装,能够无扰输出进行在线增量下装,并在增量下装完成后按照新组态运行。
-
公开(公告)号:CN119691727A
公开(公告)日:2025-03-25
申请号:CN202411832652.1
申请日:2024-12-13
Applicant: 中核控制系统工程有限公司
Abstract: 本申请公开了一种基于FPGA的非安全级可信系统及其使用方法,涉及非安全级可信系统技术领域,该系统中包括:存储启动数据的第一非易失性存储器以及存储配置数据的第二非易失性存储器,第一非易失性存储器和第二非易失性存储器分别通过第一模拟电子开关和第二模拟电子开关分别与CPU芯片和FPGA板卡通信连接;通过FPGA板卡控制第一模拟电子开关和第二模拟电子开关,以获取启动数据和配置数据,根据二者分别进行哈希值的计算、存储以及哈希值校验,最后根据校验结果控制CPU芯片的启动和复位。本申请提供的上述方案采用了基于FPGA技术的硬件架构来实现主要的控制和通信功能,对网络恶意攻击提供更好的防护。
-
公开(公告)号:CN119418974A
公开(公告)日:2025-02-11
申请号:CN202411267346.8
申请日:2024-09-11
Applicant: 中核控制系统工程有限公司
Abstract: 本申请公开了一种核电站的安全显示和控制一体化系统,涉及核电站安全级控制领域,包括:FPGA模块、MCU模块和CPLD模块;所述FPGA模块和所述MCU模块连接;所述FPGA模块和所述MCU模块均与所述CPLD模块连接;所述FPGA模块用于采集并传输环网数据;所述MCU模块用于显示控制和通信处理;所述CPLD模块用于诊断所述FPGA模块和所述MCU模块的运行状态;所述MCU模块包括显示核和通信核;所述显示核用于运行GUI图形功能;所述通信核用于运行通信、控制和记录功能。本申请为核电站安全级控制系统提供安全、稳定、可靠运行的安全显示单元。
-
公开(公告)号:CN108170116A
公开(公告)日:2018-06-15
申请号:CN201711189341.8
申请日:2017-11-24
Applicant: 中核控制系统工程有限公司
IPC: G05B23/02
Abstract: 本发明属于安全级控制系统通信技术领域,具体涉及一种安全级网关通信模块智能配置通信总线的方法。包括以下步骤:第一步:系统在下装模式时,通过工程师站智能配置网关通信模块的通信总线,预先定义该总线的令牌收发时隙;第二步:系统启动运行后,网关通信模块加入该总线的令牌环时隙,在收发时隙内与控制器模块进行数据通信;第三步:若系统在运行过程中,根据实际工程需求需重新配置通信方式,则可在维护模式下同样通过工程师站重新给网关通信模块配置为另一种通信总线。本发明提出的给网关通信模块智能配置通信总线方法能实现可靠通信和智能配置通信总线。
-
公开(公告)号:CN106789520A
公开(公告)日:2017-05-31
申请号:CN201611217579.2
申请日:2016-12-26
Applicant: 中核控制系统工程有限公司
IPC: H04L12/42 , H04L12/437 , H04B10/038
Abstract: 本发明属于工业安全级产品控制系统互联及数据传输领域,具体涉及应用于多个模块间高速数据通信系统的一种高速故障安全多节点通信网络。高速故障安全多节点通信网络是基于IEEE 802.17协议定义的弹性分组环RPR技术的安全通信网络;高速故障安全多节点通信网络将弹性分组环RPR的通信机制进行如下改进,形成自定义的通信协议。通过本方法,与服务器/客户机模型相比,数据生产者不用为每个消费者都发送一份数据,而是只为所有数据消费者发送一份数据,显然能够最大幅度的减少数据流量。
-
公开(公告)号:CN119675829A
公开(公告)日:2025-03-21
申请号:CN202411823087.2
申请日:2024-12-12
Applicant: 中核控制系统工程有限公司
IPC: H04L1/00 , H04L67/565
Abstract: 本申请公开了一种通信速率自适应的组态数据通信系统及其使用方法,涉及数据通信技术领域,在该通信速率自适应的组态数据通信系统中,通过FPGA外部芯片将上位机通过网口发来的数据转化为FPGA接收模块可读取的信号以及将FPGA的信号转化为可通过网口传输回上位机的数据;通过FPGA接收模块读取FPGA存储模块中缓存的信号,选择适应频率的接收单元和发送单元进行工作,以及通过适应频率的接收单元接收上位机发来的数据包;并通过FPGA发送模块使用适应频率的发送单元向上位机发送数据包。本申请上述方案使数字化控制系统适应性大大提高,同时提高灵活性,还能有效提高系统应用和部署的经济性。
-
公开(公告)号:CN119511797A
公开(公告)日:2025-02-25
申请号:CN202411270005.6
申请日:2024-09-11
Applicant: 中核控制系统工程有限公司
IPC: G05B19/042
Abstract: 本申请公开了一种双主冗余的逻辑表决处理系统及方法,涉及核工业控制系统功能安全领域。通过采集输入单元获取信息数据;信息数据包括:通道A输入模块的信号数据和通道B输入模块的信号数据;信号数据包括:开关量数据和模拟量数据;开关量数据和模拟量数据均对应包含采集数据、质量位和状态信息;逻辑运算处理单元根据信息数据进行逻辑处理,得到输出控制数据;逻辑处理包括:逻辑运算、逻辑表决和数据比较;输出驱动单元根据输出控制数据进行数据输出。本申请能够在安全完整性和可用性的基础上,提高通信速率。
-
公开(公告)号:CN110795754B
公开(公告)日:2022-02-18
申请号:CN201911100732.7
申请日:2019-11-12
Applicant: 中核控制系统工程有限公司
Abstract: 本发明属于工业级控制系统技术领域,具体涉及一种基于FPGA的维护信息安全方法。本发明技术方案基于FPGA的维护信息安全方法,从而能加强对分布式控制系统(DCS)和工程师站的数据安全,对通信进行加密和签名,保证在控制系统收到恶意攻击时,还能正常可靠的运行。
-
公开(公告)号:CN113132040A
公开(公告)日:2021-07-16
申请号:CN201911396872.3
申请日:2019-12-30
Applicant: 中核控制系统工程有限公司
Abstract: 本发明属于核电站不同控制系统之间的通信技术领域,具体涉及一种基于FPGA+CPU的冗余对时信号自选择和对时方法,包括十个步骤;第一步:系统运行后,FPGA接收485串口传输的双路冗余IRIG‑B码输入;第二步:FPGA按照IRIG‑B码编码格式解析BCD进制的年、百天、天、时、分、秒时间信息;第三步:FPGA根据年信息,把天信息转换成月和日信息,把BCD进制的时间信息转换成十六进制;第四步:FPGA对双路冗余信号进行自选择;第五步:把选择的那路时间或补偿时间信息进行CRC编码;第六步:按照预定义接口,FPGA把十六进制时间信息和CRC校验值写入FPGA与CPU可读写操作的共享RAM区,以及第七到步,从而实现高精度、稳定且零延时切换的冗余对时信号自选择和对时。
-
公开(公告)号:CN109828447A
公开(公告)日:2019-05-31
申请号:CN201811603909.0
申请日:2018-12-26
Applicant: 中核控制系统工程有限公司
IPC: G04G7/00 , G06F15/173
Abstract: 本发明涉及一种基于FPGA+ARM架构的网关通信数据对时方法,包括以下步骤:第一步:网关通信模块接收IRIG-B码并输入到FPGA;第二步:FPGA按照IRIG-B码编码格式解析BCD进制的时间信息;第三步:进而把天信息转换成月和日信息;第四步:FPGA把BCD进制的时间信息转换成十六进制,并对所有时间信息进行CRC编码;第五步:按照FPGA与ARM共享RAM区的数据格式,FPGA把十六进制时间信息和CRC校验值写入FPGA与ARM可读写操作的共享RAM区;第六步:FPGA在成功解析出完整时间信息ta后才开始计时410ms;第七步:ARM接收到秒脉冲PPSa后,产生中断;第八步:ARM判断秒脉冲PPSa到来时刻是否在1000ms计数器的偏差范围997ms~1000ms内。本发明具有精度高、功耗低、性能稳定、传输快等优点,并能实现较强的抗干扰能力。
-
-
-
-
-
-
-
-
-