基于异构平台的多散射点目标回波模拟实现方法

    公开(公告)号:CN117872293A

    公开(公告)日:2024-04-12

    申请号:CN202311834649.9

    申请日:2023-12-28

    Abstract: 本发明提供了一种基于异构平台的多散射点目标回波模拟实现方法,通过基于CPU、ARM处理器、FPGA、高速A/D、高速D/A异构多核平台,以软硬件相结合的手段设计融合为一,构建了一种通用的存储回放式复杂雷达信号实时模拟系统。该系统在FPGA中采用多路并行处理的方法,将每个散射点的控制和执行任务分配给不同的处理单元进行处理,使得每个处理单元都可以独立地控制一个散射点,并同时处理多个散射点的任务,可等效提高FPGA的工作频率,实现更高效的任务处理。在每个处理单元中针对任意两散射点间隔的问题,提出新的解决方案,使得任意两散射点间最小距离为0.25m。该系统具有易于实现、实时产生、高精度的特点,对复杂雷达回波信号合成具有实际的价值。

    一种基于FPGA实现的任意窄带高斯白噪声信号生成的方法

    公开(公告)号:CN116961592A

    公开(公告)日:2023-10-27

    申请号:CN202310711985.8

    申请日:2023-06-15

    Abstract: 本发明提供了一种基于FPGA实现的窄带高斯白噪声信号生成的方法,步骤如下:在FPGA内通过多路并行方式,使用线性同余法产生N路随机数据{X1,XN},通过中心极限定理对N路随机数据进行处理,得到近似地服从正态分布的序列,根据窄带选取要求设计合适的低通滤波器,生成序列与滤波器系数实时进行卷积运算后即在数字端产生窄带高斯白噪声信号。本发明提供了一种时域窄带高斯白噪声信号发生装置,具有易于实现、实时产生、高精度的特点,可满足现代通信和雷达信号处理场合下对高精度白噪声信号模拟的需求。

    一种频繁上下电时保护FPGA的快速放电电路

    公开(公告)号:CN116961394A

    公开(公告)日:2023-10-27

    申请号:CN202310714201.7

    申请日:2023-06-15

    Abstract: 本发明公开了一种频繁上下电时保护FPGA的快速放电电路,包括三极管Q1、MOS管Q2、Q3、二极管D1~D4、电容C1、C2、电阻R1~R7。二极管D1和D2阳极并联与输入电压和R1之间的公共连接点连接,D1阴极与C1、C2和R2一端连接,C1、C2和R2另一端接地。Q1的发射极与D1阴极连接,基极与D2的阴极和R3之间的公共连接点连接,集电极与R4和R6串联。Q2的G极由电源模块使能开关控制,D极与R7串联,R7接输入电压,D4阳极与Q2的D极和R7之间的公共连接点连接,D3与D4的阴极互联与Q3的G极连接,Q3的D极串联R5。R5的另一端连接3.3V电源网络并将其负载电荷量快速放完,满足在频繁上下电时对FPGA供电模块的快速放电。

    一种信道仿真系统及其使用方法
    5.
    发明公开

    公开(公告)号:CN116800359A

    公开(公告)日:2023-09-22

    申请号:CN202310210785.4

    申请日:2023-02-28

    Abstract: 本发明涉及一种信道仿真器及其使用方法,设备底箱的底部两边设置有支撑底座,前端面板左右两边各有一对机架固定孔,设备底箱的上端安装有设备顶盖,设备前端面板上从左到右依次有:信号输出接口、信号输入接口、以太网接口、电源开关,所述设备底箱内部从左到右依次排布电路板、电路板、电源模块、变压器、风扇,所述设备后端面板有电源输入接口。本发明信道仿真系统通过能够快速接入基站对窄带物联网产品进行快速抗干扰测试,提高产品的测试速率,保障产品通信增益,同时解决现有技术的测试设备测试环境复杂、测试速度过慢,自动化程度不高导致人工检测这类缺陷模组劳动强度大,检测效率低,需要来回配置参数,无法杜绝误检或漏检的问题。

Patent Agency Ranking