-
公开(公告)号:CN109583240A
公开(公告)日:2019-04-05
申请号:CN201811234951.X
申请日:2018-10-23
Applicant: 中国科学院计算技术研究所
IPC: G06F21/76
Abstract: 本发明涉及一种集成电路测试方法和系统,包括:获取设计电路,并根据该设计电路具有的路径,生成调用该路径的多条测试向量,将该测试向量输入至该设计电路,得到该设计电路在预设条件下电路运行的第一错误率;根据该设计电路,得到待测芯片,将该测试向量输入至该待测芯片,得到该测试向量在该预设条件下电路运行的第二错误率;判断该第二错误率是否大于该第一错误率一定阈值,若是,则判定该待测芯片存在硬件木马电路,否则认为该待测芯片为合格芯片。
-
公开(公告)号:CN109581183B
公开(公告)日:2020-07-10
申请号:CN201811234934.6
申请日:2018-10-23
Applicant: 中国科学院计算技术研究所
IPC: G01R31/28
Abstract: 本发明涉及一种集成电路的安全测试方法与结构。本发明包括四种工作模式:注册模式,用于获取物理不可克隆函数的所有激励响应对;认证模式,用于验证测试者的权限;测试模式,用于测试集成电路;功能模式,用于电路正常功能运行。本发明还包括三种模块:Bias PUF组模块,用于对测试者的权限进行认证;Multiplexer模块,控制扫描链上的数据流,减少对测试时间的影响;Mask模块,用于保护扫描链上的关键数据不被泄露。本发明能够在不牺牲可测试性的前提下保证扫描链的安全性。
-
公开(公告)号:CN109583240B
公开(公告)日:2021-06-08
申请号:CN201811234951.X
申请日:2018-10-23
Applicant: 中国科学院计算技术研究所
IPC: G06F21/76
Abstract: 本发明涉及一种集成电路测试方法和系统,包括:获取设计电路,并根据该设计电路具有的路径,生成调用该路径的多条测试向量,将该测试向量输入至该设计电路,得到该设计电路在预设条件下电路运行的第一错误率;根据该设计电路,得到待测芯片,将该测试向量输入至该待测芯片,得到该测试向量在该预设条件下电路运行的第二错误率;判断该第二错误率是否大于该第一错误率一定阈值,若是,则判定该待测芯片存在硬件木马电路,否则认为该待测芯片为合格芯片。
-
公开(公告)号:CN109581183A
公开(公告)日:2019-04-05
申请号:CN201811234934.6
申请日:2018-10-23
Applicant: 中国科学院计算技术研究所
IPC: G01R31/28
Abstract: 本发明涉及一种集成电路的安全测试方法与结构。本发明包括四种工作模式:注册模式,用于获取物理不可克隆函数的所有激励响应对;认证模式,用于验证测试者的权限;测试模式,用于测试集成电路;功能模式,用于电路正常功能运行。本发明还包括三种模块:Bias PUF组模块,用于对测试者的权限进行认证;Multiplexer模块,控制扫描链上的数据流,减少对测试时间的影响;Mask模块,用于保护扫描链上的关键数据不被泄露。本发明能够在不牺牲可测试性的前提下保证扫描链的安全性。
-
-
-