-
公开(公告)号:CN105516625A
公开(公告)日:2016-04-20
申请号:CN201610020794.7
申请日:2016-01-13
Applicant: 中国科学院上海技术物理研究所
IPC: H04N5/374 , H04N5/3745 , H04N5/378
CPC classification number: H04N5/378 , H04N5/3741 , H04N5/3745
Abstract: 本发明公开了一种CMOS图像传感器像元合并读出电路结构及信号处理读出方法。该结构包括列总线,列放大器,列读出复位开关、列选通开关,列合并电容,列合并控制开关,列合并总线,列合并输出开关,行合并电容,合并复位开关,行合并控制开关,行合并总线及输出放大器。系统工作时,由列总线依次选取待合并像元所在行,通过列合并控制开关和行合并控制开关完成行列像元合并操作,最终经输出放大器输出像元合并后的信号。本发明的优点在于实现了CMOS图像传感器任意规模的像元合并功能,同时提升了信噪比和帧频。
-
公开(公告)号:CN113810002B
公开(公告)日:2025-04-18
申请号:CN202111071494.9
申请日:2021-09-14
Applicant: 中国科学院上海技术物理研究所
IPC: H03F3/45
Abstract: 本发明涉及电子电路技术领域,具体涉及一种放大器,包括集成在同一电路的一个以上晶体管、一个以上开关及一个以上电容,其中,该晶体管、开关及电容连接构成该放大器的输出端VON和VOP及输入端VIP和VIN;本发明在放大器结构中引入了储能电容CRES作为浮动电源为放大器提供偏置电流,使得放大器能够正常进行放大工作。并且在放大过程中,储能电容CRES的放电,使得输入晶体管的过驱动电压减小,提升了放大器的高能效。同时该放大器也采用了基于反相器的结构,实现了电流的复用,提升了该放大器的能效。因此在低功耗、高能效的比较器设计,尤其是全动态比较器设计中拥有较为广阔的应用前景。
-
公开(公告)号:CN112953543B
公开(公告)日:2025-01-24
申请号:CN202110100803.4
申请日:2021-01-26
Applicant: 中国科学院上海技术物理研究所
IPC: H03M1/34
Abstract: 本发明涉及一种工作模式可编程的全动态比较器,全动态比较器Comparator分别设有时钟信号接口CLK和CLKB、输入端电压接口VIP和VIN、工作模式控制信号VN和VNB、输出信号接口OUTP和OUTN,Comparator由预放大器Pre_AmpSA和动态锁存器SA‑Latch组成,Pre_AmpSA一端分别连接VIP、VIN、VN、VNB、CLK,另一端通过信号接口op和on分别连接SA‑Latch,SA‑Latch分别连接CLKB、OUTP、OUTN。本发明工作模式可编程、灵活选择其工作在低噪声模式或者低功耗模式、低功耗、低噪声。
-
公开(公告)号:CN116248116A
公开(公告)日:2023-06-09
申请号:CN202211411338.7
申请日:2022-11-11
Applicant: 中国科学院上海技术物理研究所
Abstract: 本发明属于集成电路技术领域,具体涉及一种基于悬浮放大器的增益及噪声可编程比较器及控制方法。其中,一种基于悬浮放大器的增益及噪声可编程比较器,包括前置预放大器和锁存器;前置预放大器采用基于悬浮电源的预放大器;锁存器采用SA动态锁存器,SA动态锁存器具有正反馈锁存的锁存结构。本发明通过基于悬浮电源的预放大器和SA动态锁存器两个电路模块,使得该比较器能够在多种模式下工作,在不同的工作模式下可以分别实现比较器不同的功耗和低噪声性能。
-
公开(公告)号:CN105516625B
公开(公告)日:2018-10-19
申请号:CN201610020794.7
申请日:2016-01-13
Applicant: 中国科学院上海技术物理研究所
IPC: H04N5/374 , H04N5/3745 , H04N5/378
Abstract: 本发明公开了一种CMOS图像传感器像元合并读出电路结构及信号处理读出方法。该结构包括列总线,列放大器,列读出复位开关、列选通开关,列合并电容,列合并控制开关,列合并总线,列合并输出开关,行合并电容,合并复位开关,行合并控制开关,行合并总线及输出放大器。系统工作时,由列总线依次选取待合并像元所在行,通过列合并控制开关和行合并控制开关完成行列像元合并操作,最终经输出放大器输出像元合并后的信号。本发明的优点在于实现了CMOS图像传感器任意规模的像元合并功能,同时提升了信噪比和帧频。
-
公开(公告)号:CN113193857B
公开(公告)日:2025-01-24
申请号:CN202110392534.3
申请日:2021-04-13
Applicant: 中国科学院上海技术物理研究所
IPC: H03K5/24
Abstract: 本发明涉及一种能效张弛振荡器,通过调节高、低阈值电压(VA、VB),从而调节比较器I1的阈值电压,从而实现振荡器频率的可编程。并且通过基准电压VREFP和VREFN分别对电容C1的下极板和电容C2的上极板充电,调节M2,M3的过驱动电压,由于该电路的功耗与gm/Id成反比,其值越高,功耗越低,因此通过调节基准电压VREFP和VREFN的值来降低该振荡器电路的整体功耗,提高该振荡器电路的能效。本发明进一步提高能效使用率、降低功耗。
-
公开(公告)号:CN113810002A
公开(公告)日:2021-12-17
申请号:CN202111071494.9
申请日:2021-09-14
Applicant: 中国科学院上海技术物理研究所
IPC: H03F3/45
Abstract: 本发明涉及电子电路技术领域,具体涉及一种高能效的放大器,包括集成在同一电路的一个以上晶体管、一个以上开关及一个以上电容,其中,该晶体管、开关及电容连接构成该放大器的输出端VON和VOP及输入端VIP和VIN;本发明在放大器结构中引入了储能电容CRES作为浮动电源为放大器提供偏置电流,使得放大器能够正常进行放大工作。并且在放大过程中,储能电容CRES的放电,使得输入晶体管的过驱动电压减小,提升了放大器的高能效。同时该放大器也采用了基于反相器的结构,实现了电流的复用,提升了该放大器的能效。因此在低功耗、高能效的比较器设计,尤其是全动态比较器设计中拥有较为广阔的应用前景。
-
公开(公告)号:CN113193857A
公开(公告)日:2021-07-30
申请号:CN202110392534.3
申请日:2021-04-13
Applicant: 中国科学院上海技术物理研究所
IPC: H03K5/24
Abstract: 本发明涉及一种能效张弛振荡器,通过调节高、低阈值电压(VA、VB),从而调节比较器I1的阈值电压,从而实现振荡器频率的可编程。并且通过基准电压VREFP和VREFN分别对电容C1的下极板和电容C2的上极板充电,调节M2,M3的过驱动电压,由于该电路的功耗与gm/Id成反比,其值越高,功耗越低,因此通过调节基准电压VREFP和VREFN的值来降低该振荡器电路的整体功耗,提高该振荡器电路的能效。本发明进一步提高能效使用率、降低功耗。
-
公开(公告)号:CN112953543A
公开(公告)日:2021-06-11
申请号:CN202110100803.4
申请日:2021-01-26
Applicant: 中国科学院上海技术物理研究所
IPC: H03M1/34
Abstract: 本发明涉及一种工作模式可编程的全动态比较器,全动态比较器Comparator分别设有时钟信号接口CLK和CLKB、输入端电压接口VIP和VIN、工作模式控制信号VN和VNB、输出信号接口OUTP和OUTN,Comparator由预放大器Pre_AmpSA和动态锁存器SA‑Latch组成,Pre_AmpSA一端分别连接VIP、VIN、VN、VNB、CLK,另一端通过信号接口op和on分别连接SA‑Latch,SA‑Latch分别连接CLKB、OUTP、OUTN。本发明工作模式可编程、灵活选择其工作在低噪声模式或者低功耗模式、低功耗、低噪声。
-
公开(公告)号:CN205378049U
公开(公告)日:2016-07-06
申请号:CN201620030246.8
申请日:2016-01-13
Applicant: 中国科学院上海技术物理研究所
IPC: H04N5/374 , H04N5/3745 , H04N5/378
Abstract: 本专利公开了一种CMOS图像传感器像元合并读出电路结构。该结构包括列总线,列放大器,列读出复位开关、列选通开关,列合并电容,列合并控制开关,列合并总线,列合并输出开关,行合并电容,合并复位开关,行合并控制开关,行合并总线及输出放大器。系统工作时,由列总线依次选取待合并像元所在行,通过列合并控制开关和行合并控制开关完成行列像元合并操作,最终经输出放大器输出像元合并后的信号。本专利的优点在于实现了CMOS图像传感器任意规模的像元合并功能,同时提升了信噪比和帧频。
-
-
-
-
-
-
-
-
-