一种多天线导航暗室导航信号的无损切换方法

    公开(公告)号:CN116931014A

    公开(公告)日:2023-10-24

    申请号:CN202310867987.6

    申请日:2023-07-14

    Abstract: 本发明公开了一种多天线导航暗室导航信号的无损切换方法,涉及卫星导航用户设备测试领域。本发明包括:构建多天线导航暗室及配套设备;通过测试获取每个导航信号支路的精确链路时延和衰减;数仿软件控制单星多输出导航信号模拟器在规定时刻按照设定步骤控制信号的关闭和打开,完成导航信号的无损切换;按照数仿软件仿真结果,控制单星多输出导航信号模拟器完成其他导航信号的无损切。本发明可以实现导航天线与导航信号仿真输出一一对应匹配的多天线导航暗室中导航信号的无损切换,避免在实际测试过程中由导航信号的切换引起的导航接收机失锁问题,从而能够在测试过程中更真实地反映接收机的性能指标。

    卫星导航信号宽范围码相位快速牵引方法

    公开(公告)号:CN112505731B

    公开(公告)日:2022-05-06

    申请号:CN202011338270.5

    申请日:2020-11-25

    Abstract: 本发明公开了一种扩频码相位快速牵引方法,尤其是一种适用于卫星导航信号宽范围码相位快速牵引方法。本发明通过多相位相关计算比较当前码相位跟踪误差,以码相位计数为参考,调整并逐步缩小卫星导航信号扩频码相位跟踪误差。该方法有利于卫星导航信号扩频码相位宽范围下的快速同步,适用于卫星导航信号的失锁快速重捕、从捕获到牵引的码相位快速估计。

    一种基于光纤环网架构的高稳高可靠时频网络实现方法

    公开(公告)号:CN110958504A

    公开(公告)日:2020-04-03

    申请号:CN201911289321.7

    申请日:2019-12-13

    Abstract: 本发明公开了一种基于光纤环网架构的高稳高可靠时频网络实现方法,涉及陆基、船载、车载等各型系统平台多个分系统用时需求下的高稳高可靠授时与时间同步网络实现方法,通过两台主机和多台从机光纤环网级联实现全网时频信号同步分发与输出,搭建一个可靠、稳定的时频网络。包括:环形组网基础配置及建立、授时链路最优路径自主选择以及冗余备份及自主切换设计。本发明可以满足各型系统平台不断提升的高可靠、大跨度、多节点、网络化时频信号传递、同步、分发及授时服务需求,使整个平台工作在统一、稳定、可靠的时间维度下,实现平台各设备单元之间的高精度同步与联动工作,从而提升系统联合运行能力。

    卫星导航信号宽范围码相位快速牵引方法

    公开(公告)号:CN112505731A

    公开(公告)日:2021-03-16

    申请号:CN202011338270.5

    申请日:2020-11-25

    Abstract: 本发明公开了一种扩频码相位快速牵引方法,尤其是一种适用于卫星导航信号宽范围码相位快速牵引方法。本发明通过多相位相关计算比较当前码相位跟踪误差,以码相位计数为参考,调整并逐步缩小卫星导航信号扩频码相位跟踪误差。该方法有利于卫星导航信号扩频码相位宽范围下的快速同步,适用于卫星导航信号的失锁快速重捕、从捕获到牵引的码相位快速估计。

    一种DSP和FPGA系统在线升级方法

    公开(公告)号:CN106909425B

    公开(公告)日:2020-05-08

    申请号:CN201710123905.1

    申请日:2017-03-03

    Abstract: 本发明公开了一种DSP和FPGA系统在线升级方法,用于解决DSP和FPGA数字信号处理系统的程序在线升级问题。技术方案是通过通用串行总线接口,完成上位机与DSP处理器的互联,将需要升级的DSP和FPGA程序文件传输给DSP处理器,由DSP的自动升级算法控制对DSP或者FPGA的Flash存储器进行升级。采用DSP的一组SPI接口总线完成两个Flash的硬件连接和擦写,通过多路复用器完成总线地址译码,避免总线冲突。本发明在无需拆卸设备的情况下同时完成了DSP和FPGA两个芯片程序升级,接口简单,软硬件设计复杂度低,为数字信号处理系统的在线升级提供了一种简洁有效的方法。

    一种DSP和FPGA系统在线升级方法

    公开(公告)号:CN106909425A

    公开(公告)日:2017-06-30

    申请号:CN201710123905.1

    申请日:2017-03-03

    Abstract: 本发明公开了一种DSP和FPGA系统在线升级方法,用于解决DSP和FPGA数字信号处理系统的程序在线升级问题。技术方案是通过通用串行总线接口,完成上位机与DSP处理器的互联,将需要升级的DSP和FPGA程序文件传输给DSP处理器,由DSP的自动升级算法控制对DSP或者FPGA的Flash存储器进行升级。采用DSP的一组SPI接口总线完成两个Flash的硬件连接和擦写,通过多路复用器完成总线地址译码,避免总线冲突。本发明在无需拆卸设备的情况下同时完成了DSP和FPGA两个芯片程序升级,接口简单,软硬件设计复杂度低,为数字信号处理系统的在线升级提供了一种简洁有效的方法。

Patent Agency Ranking