一种频率预置分布式跳频同步方法

    公开(公告)号:CN102035570B

    公开(公告)日:2013-04-03

    申请号:CN201010598885.1

    申请日:2010-12-21

    Applicant: 中南大学

    Abstract: 本发明公开了一种频率预置分布式跳频同步方法,包括跳频系统的同步建立和同步保持两个基本步骤;同步建立包括跳频系统的初始化、首入网、迟入网三个阶段;同步保持包括先确认后中止方式和频率预置方式两条操作规则;给定密钥确定跳频频率表并通过混沌序列确定跳频频率序列和本征频率序列;跳频系统依照给定频率序列跳频,跳频电台依照本征频率序列跳频,通过勤务频率发布同步信息。本发明具有自适应跳频功能,适合由N≥3部跳频电台构建成局域网络跳频通信系统,要求跳频电台具有全双工工作模式,与传统跳频同步方法相比,有更强的抗干扰性、抗截获性,能够实现信息无缝连接和信号中继传送。

    一种频率预置分布式跳频同步方法

    公开(公告)号:CN102035570A

    公开(公告)日:2011-04-27

    申请号:CN201010598885.1

    申请日:2010-12-21

    Applicant: 中南大学

    Abstract: 本发明公开了一种频率预置分布式跳频同步方法,包括跳频系统的同步建立和同步保持两个基本步骤;同步建立包括跳频系统的初始化、首入网、迟入网三个阶段;同步保持包括先确认后中止方式和频率预置方式两条操作规则;给定密钥确定跳频频率表并通过混沌序列确定跳频频率序列和本征频率序列;跳频系统依照给定频率序列跳频,跳频电台依照本征频率序列跳频,通过勤务频率发布同步信息。本发明具有自适应跳频功能,适合由N≥3部跳频电台构建成局域网络跳频通信系统,要求跳频电台具有全双工工作模式,与传统跳频同步方法相比,有更强的抗干扰性、抗截获性,能够实现信息无缝连接和信号中继传送。

    并行反馈进位加法器及其实现方法

    公开(公告)号:CN102043604B

    公开(公告)日:2012-07-04

    申请号:CN201010594784.7

    申请日:2010-12-17

    Applicant: 中南大学

    Abstract: 本发明公开了一种并行反馈进位加法器及其实现方法。该并行反馈进位加法器包括并行排列依次级联的多个半加器,每一个半加器具有2个输入端和2个输出端:2个输入端分别为被加数端和加数端,分别与被加数位和加数位相接,2个输出端分别为和端和进位端;每一个半加器的被加数位与和端相接;除最高位半加器外,每一个半加器的进位端(C)与相邻的高位半加器的加数位相接;最后一个半加器的进位端作为整个并行反馈进位加法器的进位端;所有半加器的和端从高位到低位依次组合形成整个并行反馈进位加法器的总和端。本发明的并行反馈进位加法器,是一种异步电路加法器,与传统加法器相比,具有最小的面积和最快的运算速度。

    并行反馈进位加法器及其实现方法

    公开(公告)号:CN102043604A

    公开(公告)日:2011-05-04

    申请号:CN201010594784.7

    申请日:2010-12-17

    Applicant: 中南大学

    Abstract: 本发明公开了一种并行反馈进位加法器及其实现方法。该并行反馈进位加法器包括并行排列依次级联的多个半加器,每一个半加器具有2个输入端和2个输出端:2个输入端分别为被加数端和加数端,分别与被加数位和加数位相接,2个输出端分别为和端和进位端;每一个半加器的被加数位与和端相接;除最高位半加器外,每一个半加器的进位端(C)与相邻的高位半加器的加数位相接;最后一个半加器的进位端作为整个并行反馈进位加法器的进位端;所有半加器的和端从高位到低位依次组合形成整个并行反馈进位加法器的总和端。本发明的并行反馈进位加法器,是一种异步电路加法器,与传统加法器相比,具有最小的面积和最快的运算速度。

Patent Agency Ranking