-
公开(公告)号:CN118211542A
公开(公告)日:2024-06-18
申请号:CN202410406459.5
申请日:2024-04-07
Applicant: 东南大学 , 南京集成电路设计自动化技术创新中心
IPC: G06F30/3315 , G06F30/327 , G06N5/01 , G06N20/00
Abstract: 本发明公开了一种数字集成电路线延时预测方法、设备及存储介质,首先,通过物理设计工具对电路进行物理设计,提取电路布线后版图寄生参数信息作为预测模型的输入特征,然后通过在spef网表中提取路径拓扑信息,进行序列特征预处理,将处理后的特征作为矩匹配模型的输入,建立起网表拓扑结构与线延时之间的联系。将矩匹配模型的输出和网表拓扑信息预处理的输出进行合并后作为XGboost模型和随机森林模型的特征输入。最后运用贝叶斯优化的方法进行超参数优化,得到鲁棒性较强的延时预测模型,输出延时预测值。本发明与传统精确模型方法相比,能够在较低的仿真开销情况下,取得更高精度的预测效果,对于数字集成电路的下时序签核具有重要意义。
-
公开(公告)号:CN117236246A
公开(公告)日:2023-12-15
申请号:CN202311266370.5
申请日:2023-09-28
Applicant: 东南大学
IPC: G06F30/3315 , G06F30/392 , G06N3/0455 , G06N3/0499 , G06N3/08 , G06F119/02
Abstract: 本发明公开了一种考虑多输入转换效应的单元时序预测方法、设备及介质,对于多输入组合逻辑单元,通过提取时序弧输入模式和标准单元中晶体管的特征信息,构建并训练MIS效应影响下的标准单元时序库校正模型,用于预测相较于未考虑MIS效应时单元时序库的校正量。本发明提出的考虑多输入转换效应的单元时序模型构建,对原有的时序库时序延时结果进行校正可以应用在数字电路静态时序分析中,与传统的未考虑MIS效应的单元时序库建模方式相比,本发明可以准确且快速地对标准单元进行时序建模,减少由于MIS效应导致的保持时间检查和建立时间检查时的乐观或悲观分析,从而避免性能损失或导致功能故障。
-
公开(公告)号:CN113100594A
公开(公告)日:2021-07-13
申请号:CN202110387004.X
申请日:2021-04-12
Applicant: 东南大学
Abstract: 本发明公开了一种可自动归位办公椅及其操作方法,包括万向轮、椅子本体、压力传感器、核心控制模块。利用红外测距检测模块测量椅子主体周围环境的信息并记录下坐标。当椅子移动时,所使用的单片机可以通过比对环境坐标信息的变化,计算出椅子移动的路径坐标,并记录椅子停止时终点处的坐标。同时,椅子主体上安装的压力传感器可以判断椅子上是否有人或物体。当用户下达归位的语音指令时,控制归位程序的启动。根据上述单片机所记录的起始点与终止点坐标,计算出归位最简路径,驱动万向轮实现归位。与现有的自动归位办公椅相比,本发明提出的归位方法有更强的可移植性;具有较好的人机交互能力;创新与集成度高的特点。
-
-