一种基于BR-PUF的随机数生成器

    公开(公告)号:CN108681441B

    公开(公告)日:2021-06-01

    申请号:CN201810376712.1

    申请日:2018-04-25

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于BR‑PUF的随机数生成器,包括:BR‑PUF控制模块、BR‑PUF模块、分时读取模块、熵压缩模块,其中BR‑PUF模块包括双链路选择模块和n个双链路最小单元;双链路选择模块根据激励信号控制MUX和DMUX在每单元中选择上或下链路,以构成BR‑PUF环形链路;BR‑PUF控制模块控制各单双链路最小单元中或非门输入端的复位信号改变电路工作状态;所述分时读取模块,计算环形链路出现稳定状态的时间,并根据间隔时间重复读取环形链路的输出状态获得随机数序列响应,由熵压缩模块分时读取,并利用哈希算法压缩迭代输出满熵的随机数序列。本发明产生的随机数具有不可克隆性,安全度高,实现简单,吞吐率大,显著提高随机数的利用率。

    一种具备安全性的APUF电路

    公开(公告)号:CN108683505B

    公开(公告)日:2021-01-05

    申请号:CN201810376715.5

    申请日:2018-04-25

    Applicant: 东南大学

    Abstract: 本发明公开了一种具备安全性的APUF电路,包括(n+1)/2个单元和两个仲裁器,其中每个单元包括四个反相器和四个4选1多路选择器;该电路结构包含四条信号路径,每条信号路径由每个单元的一个反相器和一个多路选择器间隔排列构成,输入激励中每两位激励组成多路选择器的地址输入端信号,且其四个数据输入端连接至四个反相器形成交叉连接,多路选择器的输出端连接到下一个单元的反相器,以及将最后一个单元中第一和第四个多路选择器的数据输出端连接至同一个仲裁器,剩余两个多路选择器的数据输出端连接至另一个仲裁器,并根据两个仲裁器的输出进行异或得到响应。本发明每一个激励对应一个结构,没有固定的模型,具有较强的抗模型攻击能力和较高的唯一性。

    一种基于SRAM-PUF的模糊保险箱的密钥存储方法

    公开(公告)号:CN107256370B

    公开(公告)日:2019-12-10

    申请号:CN201710395655.7

    申请日:2017-05-27

    Applicant: 东南大学

    Abstract: 本发明公开一种基于SRAM‑PUF的模糊保险箱密钥存储方法,在注册阶段提取SRAM‑PUF的震荡点和待存储密钥生成模糊保险箱,将密钥存储于模糊保险箱中。在密钥重构阶段,使用SRAM‑PUF作为身份识别信息,可以筛选出模糊保险箱中的真实点以重构密钥。SRAM‑PUF的震荡点的分布会有一定的误差,因此本发明引入纠错编码来消除误差的影响,提高获取密钥的可靠性和稳定性。本发明利用PUF的不可克隆、不可复制的特性构造出一种安全的模糊保险箱来存储密钥。同时,该方法可以抵抗目前主流的各种攻击方法。

    一种基于骑行过程中单车的智能交互系统及其交互方法

    公开(公告)号:CN110334193A

    公开(公告)日:2019-10-15

    申请号:CN201910328761.2

    申请日:2019-04-23

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于骑行过程中单车的智能交互系统及其交互方法,属于共享交通工具技术领域。一种基于骑行过程中单车的智能交互方法,包括步骤:已注册用户利用移动设备终端解锁单车;通过语音唤醒单车智能终端,当单车智能终端接收到用户语音指令后,以智能语音对话的方式应答用户;通过语音指令结束行程,并休眠单车智能终端,从而自动锁定单车。本发明提出一种与单车人机交互对话的方式,同时休眠模式的设计能较好的较低系统功耗,提升用户骑行体验,方便了用户目的地的查询与导航,使骑行更加安全。

    一种基于SRAM PUF的熵提取方法及电路

    公开(公告)号:CN106055491B

    公开(公告)日:2019-03-12

    申请号:CN201610373362.4

    申请日:2016-05-31

    Applicant: 东南大学

    Abstract: 本发明提供一种基于SRAM PUF的熵提取方法及电路,本申请通过设置预定读取次数、门槛值等提取条件以控制掉电时间和掉电次数,首先筛选出SRAM中的有效震荡节点,然后再根据最小熵的要求对震荡节点进行第二轮筛选,确保振荡节点能够满足提取要求。本发明通过从SRAM中筛除掉掉电后震荡不能达到要求的节点,提取有效震荡节点的熵信息以用作产生真随机数或者身份认证信息,可以在保证生成随机序列的随机性的同时,简化计算步骤,加快产生随机数的速度。而且,本方法通过电路设计可以实现实时的改变提取条件重新对SRAM中的节点进行筛选,重新筛选的过程中仍会根据之前筛选出的信息进行输出,保证输出不会停止。

    一种基于异或门的可重构环形振荡器PUF电路

    公开(公告)号:CN109167664A

    公开(公告)日:2019-01-08

    申请号:CN201810677599.0

    申请日:2018-06-27

    Applicant: 东南大学

    CPC classification number: H04L9/3278 H04L9/0866 H04L2209/12

    Abstract: 本发明公开了一种基于异或门的可重构环形振荡器PUF电路,包括PUF延迟模块和末端控制模块,其中PUF延迟模块包括n个串联延迟单元,末端控制模块包括类延迟单元和反馈控制单元;所述每个延迟单元作为FPGA的一个CLB及均包含由异或门和选择单元组成且结构不同的两个Slice,其中异或门根据输入的激励信号进行连线或形成反相器,选择单元根据激励信号决定正跳变信号所输入的异或门并形成通路,及得到单个RO振荡环的输出信号;所述类延迟单元将其作为输入及输出整个RO振荡环的输出信号,反馈控制单元将其和反馈控制信号作为两个输入,处理获得和输出整个RO振荡环的输出信号。本发明具有简单易实现,可靠性、稳定性、随机性高,消耗资源少,激励响应对多等特点。

    一种改进的CBC模式3DES加密方法

    公开(公告)号:CN105024805B

    公开(公告)日:2018-06-29

    申请号:CN201510438870.1

    申请日:2015-07-24

    Applicant: 东南大学

    Abstract: 本发明公开了一种改进的CBC(Chain Block Coding,密码分组链接)模式3DES加密方法,属于信息安全技术领域。本发明将链式结构应用于3DES算法内部,形成内部链式结构,即把3DES算法中每轮DES变换后的输出数据都反馈给输入端,作为下一个输入数据的初始化向量;同时对3DES算法进行流水线改进,提高各DES子模块的复用率,进而有效提高算法处理效率。本发明方法尤其适合安全系数要求比较高,速度要求比较快的场合。

    一种振弦传感器激振优化方法和振弦采集装置

    公开(公告)号:CN107966223A

    公开(公告)日:2018-04-27

    申请号:CN201711128606.3

    申请日:2017-11-15

    Applicant: 东南大学

    Abstract: 本发明公开了一种振弦传感器激振优化方法和振弦采集装置,属于传感器检测控制技术领域。本发明的振弦传感器激振优化方法能够使得检测振弦传感器时,起振快,检测时间短,精度高。本发明激振优化方法结合高压脉冲和低压扫频两种激振方式,提高了激振的可靠性,并适用于各类振弦传感器的测量。本发明中的振弦采集装置便于应用振弦传感器激振优化方法,其主要包括电源管理电路、振弦激励采样电路、微控制单元MCU、烧写调试接口、无线通信模块和温湿度传感器模块。本发明的方法高效便利,相应装置集成度高、远程数据传输便利、成本低且调试便捷。

    一种硬件实现hash链表的装置

    公开(公告)号:CN105095100B

    公开(公告)日:2018-01-02

    申请号:CN201510444153.X

    申请日:2015-07-24

    Applicant: 东南大学

    Abstract: 本发明公开了一种硬件实现hash链表的装置,属于数据的查找压缩领域。本发明一种硬件实现hash链表的装置包括FPGA控制逻辑部分,用于对输入的数据进行相应的处理,控制数据输出,控制外接DRAM读写,控制哈希链表的插入、删除和遍历查找;DRAM1表头存储部分包含一片外接DRAM芯片,用于存储表头数据及首节点地址;DRAM2节点数据存储部分包含一片外接DRAM芯片,用于存储节点数据。相比现有技术,本发明利用硬件实现哈希链表的插入、删除以及链表的遍历读写,能够获得比现有的软件实现方式更快的速度和更高的效率。

Patent Agency Ranking