-
公开(公告)号:CN112532306A
公开(公告)日:2021-03-19
申请号:CN202011377783.7
申请日:2020-11-30
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种基于FPGA的低延时VDE星载下行数字信号处理系统,其特征在于,包括:数据分块与转发模块、分块Turbo编码和加扰处理模块、通用调制发射处理模块;本发明通过基于VDE通信协议机制的低延迟数字信号处理方法与模块设计,大幅降低了VDE调制信号发送延迟,并降低了FPGA资源占用,可应用于VDE星载下行数字信号处理场景。
-
公开(公告)号:CN111726187A
公开(公告)日:2020-09-29
申请号:CN202010520693.2
申请日:2020-06-09
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种基于星载VDE的UTC时间同步处理系统,包括:时间同步状态管理模块,用于星载VDE的UTC时间同步管理,在对应时间节点上对同步方式、同步状态和同步维持进行管理;直接同步处理模块,根据从GPS天线端获取的准确时间信息和PPS脉冲信号,在定时器中预设的同步等待时间没有超时的情况下,进行直接同步处理;同步维持处理模块,在定时器中预设的同步维持时间内,若未获取准确时间信息和PPS脉冲信号,则进行同步维持处理;间接同步处理模块,在无法检测到直接同步处理且同步维持处理超时情况下进行间接同步处理;定时器时间处理模块,对直接同步处理、同步维持处理和间接同步处理时长进行准确计算和优先级切换控制。
-
公开(公告)号:CN111431579A
公开(公告)日:2020-07-17
申请号:CN202010193819.X
申请日:2020-03-18
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种基于FPGA的低延时VDE星载下行数字信号处理系统,其特征在于,包括:数据分块与高速转发模块、高效分块Turbo编码和加扰处理模块、多带宽通用调制发射处理模块;本发明通过基于VDE通信协议机制的低延迟数字信号处理方法与模块设计,大幅降低了VDE调制信号发送延迟,并降低了FPGA资源占用,可应用于VDE星载下行数字信号处理场景。
-
公开(公告)号:CN112532306B
公开(公告)日:2021-09-28
申请号:CN202011377783.7
申请日:2020-11-30
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种基于FPGA的低延时VDE星载下行数字信号处理系统,其特征在于,包括:数据分块与转发模块、分块Turbo编码和加扰处理模块、通用调制发射处理模块;本发明通过基于VDE通信协议机制的低延迟数字信号处理方法与模块设计,大幅降低了VDE调制信号发送延迟,并降低了FPGA资源占用,可应用于VDE星载下行数字信号处理场景。
-
公开(公告)号:CN111600647B
公开(公告)日:2021-07-06
申请号:CN202010445770.2
申请日:2020-05-22
Applicant: 上海航天电子通讯设备研究所
IPC: H04B7/185
Abstract: 一种星载AIS信号多重时隙冲突能量检测系统,包括:突发能量起始检测模块,用于对接收的多时隙冲突混叠的AIS信号采用双台阶多滑动窗口估算突发信号的起始位置;突发能量结束检测模块,用于对接收的多时隙冲突混叠的AIS信号采用双台阶多滑动窗口估算突发信号的结束位置;数据切割和存储模块,用于根据起始位置和结束位置截取需处理的时隙信号并进行FIFO存储。结合AIS的发射信号特性和单天线接收的最大解调能力,面对多种复杂时隙冲突环境,设计了新型高效的信息确定和截取的方法,在确定了每重时隙冲突信号中强信号的起始位置的同时,保留了强信号和弱信号的消息完整长度,防止多重信号中各重信号的信息截断和丢失,提升了解多重时隙冲突的综合处理能力。
-
公开(公告)号:CN111726187B
公开(公告)日:2021-04-02
申请号:CN202010520693.2
申请日:2020-06-09
Applicant: 上海航天电子通讯设备研究所
Abstract: 本发明提供了一种基于星载VDE的UTC时间同步处理系统,包括:时间同步状态管理模块,用于星载VDE的UTC时间同步管理,在对应时间节点上对同步方式、同步状态和同步维持进行管理;直接同步处理模块,根据从GPS天线端获取的准确时间信息和PPS脉冲信号,在定时器中预设的同步等待时间没有超时的情况下,进行直接同步处理;同步维持处理模块,在定时器中预设的同步维持时间内,若未获取准确时间信息和PPS脉冲信号,则进行同步维持处理;间接同步处理模块,在无法检测到直接同步处理且同步维持处理超时情况下进行间接同步处理;定时器时间处理模块,对直接同步处理、同步维持处理和间接同步处理时长进行准确计算和优先级切换控制。
-
公开(公告)号:CN111600647A
公开(公告)日:2020-08-28
申请号:CN202010445770.2
申请日:2020-05-22
Applicant: 上海航天电子通讯设备研究所
IPC: H04B7/185
Abstract: 一种星载AIS信号多重时隙冲突能量检测系统,包括:突发能量起始检测模块,用于对接收的多时隙冲突混叠的AIS信号采用双台阶多滑动窗口估算突发信号的起始位置;突发能量结束检测模块,用于对接收的多时隙冲突混叠的AIS信号采用双台阶多滑动窗口估算突发信号的结束位置;数据切割和存储模块,用于根据起始位置和结束位置截取需处理的时隙信号并进行FIFO存储。结合AIS的发射信号特性和单天线接收的最大解调能力,面对多种复杂时隙冲突环境,设计了新型高效的信息确定和截取的方法,在确定了每重时隙冲突信号中强信号的起始位置的同时,保留了强信号和弱信号的消息完整长度,防止多重信号中各重信号的信息截断和丢失,提升了解多重时隙冲突的综合处理能力。
-
-
-
-
-
-