一种VHF频段突发信号的抗干扰处理系统

    公开(公告)号:CN113852383A

    公开(公告)日:2021-12-28

    申请号:CN202111119264.5

    申请日:2021-09-23

    Abstract: 本发明公开了一种VHF频段突发信号的抗干扰处理系统,包括DBF模块、DDC模块、能量检测模块、载波同步模块、符号同步模块、信道估算模块、自适应均衡器、帧同步模块、CRC模块、谱识别模块和零陷滤波器。本发明采用多天线接收,利用DBF波束合成获取一定的抗干扰能力,同时具备时域信号能量检测功能,对长度异常的信号,进行剔除处理。将检测后提取出的信号送至载波同步和符号同步模块获取同步后的基带信号,采用自适应均衡器进一步降低信号的干扰,优化信号频谱,对CRC解调不通过的信号进行频谱检测识别,如果信号中存在窄带干扰,则根据干扰位置对信号进行零陷滤波,最后将抑制干扰后的信号重新送入同步模块进行解调。

    一种VDES模拟多用户测试系统及测试方法

    公开(公告)号:CN113472608A

    公开(公告)日:2021-10-01

    申请号:CN202110732678.9

    申请日:2021-06-29

    Abstract: 本申请提供了一种VDES模拟多用户测试系统,所述系统包括上位机和与所述上位机数据连接的通信模块;所述上位机用于对所述通信模块的指令控制、状态显示和数据管理,通过网络应用接口实现远程操控;所述通信模块用于实现模拟多用户、业务数据缓存、上位机指令执行、向上位机发送状态信息、VDES通信协议、VDES基带数字信号处理和VDES射频信号处理;其中,所述上位机根据所述通信模块对业务数据收发情况和状态信息,生成测试报告,完成整个测试流程。

    适应VDE多调制体制的频率同步系统

    公开(公告)号:CN111884964B

    公开(公告)日:2021-05-04

    申请号:CN202010608584.6

    申请日:2020-06-29

    Abstract: 本发明提供了一种适应VDE多调制体制的频率同步系统,包括频率相关同步模块及AFC模块,所述频率相关同步模块用于对接收信号进行频率的粗同步、细同步及精细同步,所述AFC模块包括串联的两级AFC环,其中,一级AFC环用于对所述频率相关模块的输出信号进行快速同步处理,二级AFC环用于对所述频率相关模块的输出信号进行频偏的精准跟踪补偿。本发明能在未知调制体制场景下,利用频率相关同步模块进行频偏的三步估计,利用两级AFC环精确估计出接收信号的残余频偏并进行跟踪补偿,为后端的信号解调提供精确的频率同步,对VDE岸基、天基目标信号的接收具有重要的意义。

    一种适用于VDE中的多通道多速率处理系统

    公开(公告)号:CN111464229A

    公开(公告)日:2020-07-28

    申请号:CN202010205010.4

    申请日:2020-03-20

    Abstract: 本发明提供了一种适用于VDE中的多通道多速率处理系统,包括:数据存储控制模块、速率检测模块、解调模块、倍频模块、时钟模块以及:第一下变频模块、第二下变频模块、......、第N下变频模块;第一能量检测模块、第二能量检测模块、......、第N能量检测模块;N为所述通道的数量。本发明在多通道信号经过所述各个下变频模块下变频后,利用各能量检测模块识别数据有效区,用数据存储控制模块对多通道有效数据按有效机制进行存储和转发,并利用VDE信号的频谱特性对其进行快速的速率检测,识别速率后进行快速解调和处理。本发明资源占用少,处理延时小,低信噪比下检测准确率高,且检测响应迅速,同时适应多通道的检测处理。

    一种VHF频段突发信号的抗干扰处理系统

    公开(公告)号:CN113852383B

    公开(公告)日:2022-08-09

    申请号:CN202111119264.5

    申请日:2021-09-23

    Abstract: 本发明公开了一种VHF频段突发信号的抗干扰处理系统,包括DBF模块、DDC模块、能量检测模块、载波同步模块、符号同步模块、信道估算模块、自适应均衡器、帧同步模块、CRC模块、谱识别模块和零陷滤波器。本发明采用多天线接收,利用DBF波束合成获取一定的抗干扰能力,同时具备时域信号能量检测功能,对长度异常的信号,进行剔除处理。将检测后提取出的信号送至载波同步和符号同步模块获取同步后的基带信号,采用自适应均衡器进一步降低信号的干扰,优化信号频谱,对CRC解调不通过的信号进行频谱检测识别,如果信号中存在窄带干扰,则根据干扰位置对信号进行零陷滤波,最后将抑制干扰后的信号重新送入同步模块进行解调。

    一种基于星载VDE的QPSK-CPM扩频多用户检测方法

    公开(公告)号:CN113783820A

    公开(公告)日:2021-12-10

    申请号:CN202111093690.6

    申请日:2021-09-17

    Abstract: 本发明公开了一种基于星载VDE的QPSK‑CPM扩频多用户检测方法,包括步骤1:对接收的VDE信号进行GPS的UTC时隙校正对齐和数据截取,在截取的数据中取前4096个采样点和补零后的本地帧头序列进行FFT相关运算;步骤2:取64个点为底噪滑动窗口大小,滑动找到任一频率的4096点相关峰值功率最小窗口计算底噪平均幅度值,并以底噪平均幅度值的固定倍数作为底噪门限;步骤3:依次找到幅度大于底噪门限,且幅度较大的64个相关峰值,记为最大相关峰组,用频偏和延时组成的二维区域扫描算法剔除同区域内的次大相关峰值和其它相关峰值,选出最大值;步骤4:对CPM相关固有的频率域旁瓣毛刺进行了干扰剔除。

    一种星载AIS信号多重时隙冲突能量检测系统及检测方法

    公开(公告)号:CN111600647B

    公开(公告)日:2021-07-06

    申请号:CN202010445770.2

    申请日:2020-05-22

    Abstract: 一种星载AIS信号多重时隙冲突能量检测系统,包括:突发能量起始检测模块,用于对接收的多时隙冲突混叠的AIS信号采用双台阶多滑动窗口估算突发信号的起始位置;突发能量结束检测模块,用于对接收的多时隙冲突混叠的AIS信号采用双台阶多滑动窗口估算突发信号的结束位置;数据切割和存储模块,用于根据起始位置和结束位置截取需处理的时隙信号并进行FIFO存储。结合AIS的发射信号特性和单天线接收的最大解调能力,面对多种复杂时隙冲突环境,设计了新型高效的信息确定和截取的方法,在确定了每重时隙冲突信号中强信号的起始位置的同时,保留了强信号和弱信号的消息完整长度,防止多重信号中各重信号的信息截断和丢失,提升了解多重时隙冲突的综合处理能力。

    基于星载VDE的UTC时间同步处理系统

    公开(公告)号:CN111726187B

    公开(公告)日:2021-04-02

    申请号:CN202010520693.2

    申请日:2020-06-09

    Abstract: 本发明提供了一种基于星载VDE的UTC时间同步处理系统,包括:时间同步状态管理模块,用于星载VDE的UTC时间同步管理,在对应时间节点上对同步方式、同步状态和同步维持进行管理;直接同步处理模块,根据从GPS天线端获取的准确时间信息和PPS脉冲信号,在定时器中预设的同步等待时间没有超时的情况下,进行直接同步处理;同步维持处理模块,在定时器中预设的同步维持时间内,若未获取准确时间信息和PPS脉冲信号,则进行同步维持处理;间接同步处理模块,在无法检测到直接同步处理且同步维持处理超时情况下进行间接同步处理;定时器时间处理模块,对直接同步处理、同步维持处理和间接同步处理时长进行准确计算和优先级切换控制。

    一种星载AIS信号多重时隙冲突能量检测系统及检测方法

    公开(公告)号:CN111600647A

    公开(公告)日:2020-08-28

    申请号:CN202010445770.2

    申请日:2020-05-22

    Abstract: 一种星载AIS信号多重时隙冲突能量检测系统,包括:突发能量起始检测模块,用于对接收的多时隙冲突混叠的AIS信号采用双台阶多滑动窗口估算突发信号的起始位置;突发能量结束检测模块,用于对接收的多时隙冲突混叠的AIS信号采用双台阶多滑动窗口估算突发信号的结束位置;数据切割和存储模块,用于根据起始位置和结束位置截取需处理的时隙信号并进行FIFO存储。结合AIS的发射信号特性和单天线接收的最大解调能力,面对多种复杂时隙冲突环境,设计了新型高效的信息确定和截取的方法,在确定了每重时隙冲突信号中强信号的起始位置的同时,保留了强信号和弱信号的消息完整长度,防止多重信号中各重信号的信息截断和丢失,提升了解多重时隙冲突的综合处理能力。

Patent Agency Ranking