一种面向毫米波通信的采样频偏优化方法及相应的发射机

    公开(公告)号:CN109639610B

    公开(公告)日:2021-08-24

    申请号:CN201811547932.2

    申请日:2018-12-18

    Abstract: 本发明公开了一种采样频偏优化方法及相应的发射机。该方法包括如下步骤:在不同的导频子载波上分配不同的发射功率,然后生成一个随机序列并按照分配的功率设定序列中各个元素的幅度,以此作为采样频偏的同步信号。本发明在保持导频开销不变的前提下,通过最优同步信号设计来提高接收端对采样频偏的估计精度。仿真实验表明,在毫米波通信系统所有可能遇到的采样频偏范围内,本发明所提供的同步信号的性能均优于传统同步信号。

    一种基于核间中断的DSP多核并行计算调度方法

    公开(公告)号:CN109558226B

    公开(公告)日:2021-03-30

    申请号:CN201811305984.9

    申请日:2018-11-05

    Abstract: 本发明公开了一种基于核间中断的DSP多核并行计算调度方法。该调度方法包括:根据使用的并行计算模型,在源代码中配置核间关系数据结构;在源代码中为核间关系数据结构中的前向缓冲区和后向缓冲区配置缓冲区数据结构;将源代码编译成可执行的二进制文件,并下载到DSP中;DSP运行程序,其中核0通过核间中断控制各个处理周期的开始和结束,并对部分数据进行处理;同时,除核0以外的核按照核间中断的周期进行数据处理。本调度方法能够在不使用任何操作系统的情况下实现DSP的多核并行计算。并支持多种并行计算模型,使得其具有很高的通用性。

    一种基于核间中断的DSP多核并行计算调度方法

    公开(公告)号:CN109558226A

    公开(公告)日:2019-04-02

    申请号:CN201811305984.9

    申请日:2018-11-05

    Abstract: 本发明公开了一种基于核间中断的DSP多核并行计算调度方法。该调度方法包括:根据使用的并行计算模型,在源代码中配置核间关系数据结构;在源代码中为核间关系数据结构中的前向缓冲区和后向缓冲区配置缓冲区数据结构;将源代码编译成可执行的二进制文件,并下载到DSP中;DSP运行程序,其中核0通过核间中断控制各个处理周期的开始和结束,并对部分数据进行处理;同时,除核0以外的核按照核间中断的周期进行数据处理。本调度方法能够在不使用任何操作系统的情况下实现DSP的多核并行计算。并支持多种并行计算模型,使得其具有很高的通用性。

Patent Agency Ranking