睡眠分期方法及装置
    1.
    发明公开

    公开(公告)号:CN113303770A

    公开(公告)日:2021-08-27

    申请号:CN202110768369.7

    申请日:2021-07-07

    Abstract: 一种睡眠分期方法及装置,所述方法包括:从采集到的原始多导睡眠图中获取生理信号;对所述生理信号进行降噪处理;提取降噪处理后的生理信号对应的数字特征以及神经网络特征;对所述数字特征与所述神经网络特征进行融合,得到融合特征;将所述融合特征输入至预设的序列学习模块,得到序列特征;对所述序列特征进行分类,确定睡眠分期。上述方案能够提高睡眠分期的精确度。

    睡眠分期方法及装置
    2.
    发明公开

    公开(公告)号:CN112263218A

    公开(公告)日:2021-01-26

    申请号:CN202011086378.X

    申请日:2020-10-12

    Applicant: 上海大学

    Abstract: 一种睡眠分期方法及装置,所述方法包括:从采集到的原始多导睡眠图中获取生理信号;对所述生理信号进行降噪处理;提取降噪处理后的生理信号对应的数字特征以及神经网络特征;对所述数字特征与所述神经网络特征进行融合,得到融合特征;将所述融合特征输入至预设的序列学习模块,得到序列特征;对所述序列特征进行分类,确定睡眠分期。上述方案能够提高睡眠分期的精确度。

    一种位数众多、可分组、可重构的多值电子运算器及方法

    公开(公告)号:CN109857368B

    公开(公告)日:2022-07-26

    申请号:CN201811567284.7

    申请日:2018-12-20

    Applicant: 上海大学

    Abstract: 本发明公开了一种位数众多、可分组、可重构的多值电子运算器及方法,电子运算器每一位有n个列运算器和一个电位迭合器,每个列运算器结构为:A数据输入线接A信号选择器的输入端,A信号选择器的输出端接工作允许器;工作允许器的另一个输入端接重构锁存器,工作允许器的输出端还接输出有效器;输出有效器的另一个输入端接电源Vcc,输出有效器输出端接输出生成器;输出生成器的另一个输入端接重构电路,输出生成器输出端接电位迭合器;重构电路的两个输入端分别接重构锁存器和B数据输入线;重构锁存器的输入端接重构命令线G;电位迭合器输出端为该运算器位的结果信号。写入重构锁存器中的值决定该运算器位的逻辑运算规则和是否工作。

    一种位数众多、可分组、可重构的多值电子运算器及方法

    公开(公告)号:CN109857368A

    公开(公告)日:2019-06-07

    申请号:CN201811567284.7

    申请日:2018-12-20

    Applicant: 上海大学

    Abstract: 本发明公开了一种位数众多、可分组、可重构的多值电子运算器及方法,电子运算器每一位有n个列运算器和一个电位迭合器,每个列运算器结构为:A数据输入线接A信号选择器的输入端,A信号选择器的输出端接工作允许器;工作允许器的另一个输入端接重构锁存器,工作允许器的输出端还接输出有效器;输出有效器的另一个输入端接电源Vcc,输出有效器输出端接输出生成器;输出生成器的另一个输入端接重构电路,输出生成器输出端接电位迭合器;重构电路的两个输入端分别接重构锁存器和B数据输入线;重构锁存器的输入端接重构命令线G;电位迭合器输出端为该运算器位的结果信号。写入重构锁存器中的值决定该运算器位的逻辑运算规则和是否工作。

Patent Agency Ranking