-
公开(公告)号:CN108170616B
公开(公告)日:2020-03-31
申请号:CN201611116237.1
申请日:2016-12-07
Applicant: 上海复旦微电子集团股份有限公司
IPC: G06F13/20
Abstract: 本发明涉及一种利用锁存器实现跨时钟域信号传输的系统,设有使用第一时钟域时钟aclk的锁存器,向所述锁存器输入待传输的信号den使该锁存器置位,该锁存器输出的信号den_latch连接至一个三位寄存器den_pipe[2:0],由寄存器第1位den_pipe[1]输出的信号作为锁存器的清零信号,输入至锁存器使其复位。所述寄存器第1位den_pipe[1]处输出的信号dre_aclk通过非门连接与门的一个输入端口,寄存器第0位den_pipe[0]处输出的信号连接与门的另一个输入端口,在该与门的输出端口得到与第二时钟域时钟相应的信号drdy_aclk。本发明结构简单,适用于高频信号进入低频时钟域的跨时钟域脉冲信号传输。
-
公开(公告)号:CN109144915A
公开(公告)日:2019-01-04
申请号:CN201710442517.X
申请日:2017-06-13
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 一种数据传输方法、数据传输接口及计算机可读存储介质。所述方法包括:当接收到待发送的并行数据时,将所述待发送的并行数据的数据参数调整为与预先配置的通信协议适配的数据参数;按照调整后的数据参数,对所述待发送的并行数据进行发送处理,得到适于串行传输的串行数据,并输入至发送信道进行传输。应用上述方案,可以提高高速数据传输接口的协议兼容性。
-
公开(公告)号:CN108170616A
公开(公告)日:2018-06-15
申请号:CN201611116237.1
申请日:2016-12-07
Applicant: 上海复旦微电子集团股份有限公司
IPC: G06F13/20
Abstract: 本发明涉及一种利用锁存器实现跨时钟域信号传输的系统,设有使用第一时钟域时钟aclk的锁存器,向所述锁存器输入待传输的信号den使该锁存器置位,该锁存器输出的信号den_latch连接至一个三位寄存器den_pipe[2:0],由寄存器第1位den_pipe[1]输出的信号作为锁存器的清零信号,输入至锁存器使其复位。所述寄存器第1位den_pipe[1]处输出的信号dre_aclk通过非门连接与门的一个输入端口,寄存器第0位den_pipe[0]处输出的信号连接与门的另一个输入端口,在该与门的输出端口得到与第二时钟域时钟相应的信号drdy_aclk。本发明结构简单,适用于高频信号进入低频时钟域的跨时钟域脉冲信号传输。
-
-