-
公开(公告)号:CN107832251A
公开(公告)日:2018-03-23
申请号:CN201711134147.X
申请日:2017-11-16
Applicant: 上海华虹集成电路有限责任公司 , 北京中电华大电子设计有限责任公司
IPC: G06F13/42 , G06F15/78 , H03K19/0175
CPC classification number: G06F13/4286 , G06F15/7807 , H03K19/017509
Abstract: 本发明公开了一种开关电源域并行接口到常开电源域并行接口的转接电路,包括:控制信号检测电路和接口控制电路,控制信号检测模块与开关电源域并行接口通过数据,地址总线,控制信号,传输响应信号及握手信号连接,检测读写控制信号,锁存有效数据与地址;所述接口控制电路中,设置一应答信号,用于数据传输完成时向控制信号检测模块发送应答信号,控制信号检测模块的握手信号;本发明通过所述接口控制电路与控制信号检测电路,一是减少了常开电压域接口电路控制信号的数量,减少插入两个电源域之间电平转换器的个数,节约了面积;二是在数据传输期间,通过握手信号实现数据的传输,不占用系统总线,提高了系统的性能。
-
公开(公告)号:CN107704418A
公开(公告)日:2018-02-16
申请号:CN201711139186.9
申请日:2017-11-16
Applicant: 上海华虹集成电路有限责任公司 , 北京中电华大电子设计有限责任公司
IPC: G06F13/42
Abstract: 本发明公开了一种开关电源域并行接口到常开电源域串行接口的转接电路,其包括:控制信号检测模块和串并转换模块,设置在开关电源域并行接口电路与常开电源域串行接口电路之间,控制信号检测模块与所述开关电源域并行接口电路通过数据总线,地址总线,控制信号及传输响应信号连接,锁存有效数据与有效地址;所述串并转换模块中,设置有一应答信号,用于串并转换过程中,数据传输完成时向控制信号检测模块发送应答信号;本发明通过所述串转接电路,一是减少了常开电压域的接口控制信号的数量,有效减少插入两个电源域之间电平转换器的个数;二是在常开电压域中,常开电压域串行接口时序检查较开关电压域并行接口时序检查更为简单。
-
公开(公告)号:CN102566968A
公开(公告)日:2012-07-11
申请号:CN201010582707.X
申请日:2010-12-10
Applicant: 上海华虹集成电路有限责任公司
IPC: G06F7/58
Abstract: 本发明提供一种产生真随机数的方法,在不增加电路额外设计的前提下利用采样时间点的随机性来确保真随机性。伪随机数序列产生器启动之后处于自由运行的状态,即不停更新并产生新的随机数。在特定时间采样点,电路对伪随机数序列产生器采样,得到一个随机数。本发明真随机数的产生利用采样点的不确定性来实现。同时包含两种增加随机性的实现方式:一种是将输出采样信号在不同时钟域之间多传递几次;另一种为电路中某一时钟采用电路中内部的振荡器产生。通过本发明提供的方法,使得应用电路设计简单、易于实现,且满足电路设计中真随机数产生的需求。
-
公开(公告)号:CN104639176A
公开(公告)日:2015-05-20
申请号:CN201310552559.0
申请日:2013-11-08
Applicant: 上海华虹集成电路有限责任公司
Inventor: 汤晓岚
IPC: H03M13/00
Abstract: 本发明公开了一种BMC信号的异步解码器,包括:一去毛刺电路,一相位跳变检测电路,一电平计数器,一个寄存器以及自适应逻辑电路,一判决逻辑电路。相位跳变检测电路检测BMC信号相位变化的边沿,并将该相位变化的边沿作为数据的判决点、电平计数器的复位点以及半比特样点个数的更新点。电平计数器用于记录每个电平的样点个数,在数据的判决点处通过比较电平计数器和半比特样点个数的大小关系判断收到的是0还是1,半比特样点个数通过自适应逻辑电路得到。本发明还公开了一种BMC信号的异步解码方法。本发明能改善BMC信号的异步解码器接收性能,避免接收数据出错。
-
公开(公告)号:CN103631614B
公开(公告)日:2017-12-19
申请号:CN201210306818.7
申请日:2012-08-24
Applicant: 上海华虹集成电路有限责任公司
IPC: G06F9/445
Abstract: 本发明公开了一种处理SD卡上电初始化过程的方法,在接收到ACMD41命令之前,使SD卡处于等待状态,不对SD卡的存储部分进行读写;在接收到第一个ACMD41命令后,对SD主机和SD卡进行工作电压检测,如果没有通过,SD卡进入到不活动状态,不响应任何SD主机发送的命令,而且保持在锁定状态;如果通过,SD卡开始初始化,并且在ACMD41命令的响应中一直返回忙状态;初始化开始后,锁定SD命令中断产生逻辑;初始化结束,返回上电完成信号;清除响应中的忙标志,利用硬件同步逻辑,保证SD卡和SD主机同步同时完成上电初始化。本发明能完善SD卡的上电初始化过程,使得SD卡在上电初始化阶段安全、可靠和有效,并且有着很好的兼容性。
-
公开(公告)号:CN103631614A
公开(公告)日:2014-03-12
申请号:CN201210306818.7
申请日:2012-08-24
Applicant: 上海华虹集成电路有限责任公司
IPC: G06F9/445
Abstract: 本发明公开了一种处理SD卡上电初始化过程的方法,在接收到ACMD41命令之前,使SD卡处于等待状态,不对SD卡的存储部分进行读写;在接收到第一个ACMD41命令后,对SD主机和SD卡进行工作电压检测,如果没有通过,SD卡进入到不活动状态,不响应任何SD主机发送的命令,而且保持在锁定状态;如果通过,SD卡开始初始化,并且在ACMD41命令的响应中一直返回忙状态;初始化开始后,锁定SD命令中断产生逻辑;初始化结束,返回上电完成信号;清除响应中的忙标志,利用硬件同步逻辑,保证SD卡和SD主机同步同时完成上电初始化。本发明能完善SD卡的上电初始化过程,使得SD卡在上电初始化阶段安全、可靠和有效,并且有着很好的兼容性。
-
公开(公告)号:CN104639176B
公开(公告)日:2018-02-13
申请号:CN201310552559.0
申请日:2013-11-08
Applicant: 上海华虹集成电路有限责任公司
Inventor: 汤晓岚
IPC: H03M13/00
Abstract: 本发明公开了一种BMC信号的异步解码器,包括:一去毛刺电路,一相位跳变检测电路,一电平计数器,一个寄存器以及自适应逻辑电路,一判决逻辑电路。相位跳变检测电路检测BMC信号相位变化的边沿,并将该相位变化的边沿作为数据的判决点、电平计数器的复位点以及半比特样点个数的更新点。电平计数器用于记录每个电平的样点个数,在数据的判决点处通过比较电平计数器和半比特样点个数的大小关系判断收到的是0还是1,半比特样点个数通过自适应逻辑电路得到。本发明还公开了一种BMC信号的异步解码方法。本发明能改善BMC信号的异步解码器接收性能,避免接收数据出错。
-
公开(公告)号:CN103631531A
公开(公告)日:2014-03-12
申请号:CN201210306834.6
申请日:2012-08-24
Applicant: 上海华虹集成电路有限责任公司
IPC: G06F3/06
Abstract: 本发明公开了一种加速安全数码卡SD读写速度的方法,采用一SRAM,用于数据缓存,使得数据传输中的源端和目的端能同时访问,从而源端和目的端能并行操作;采用一接收计数器,其工作在双时钟域,在写操作的软件流程的控制下实现加“1”和复位操作,在硬件流程的控制下实现减“1”操作,用于表示SRAM中有多少空间还可以用于数据接收;采用一发送计数器,其工作在双时钟域,在读操作的软件流程的控制下实现加“1”和复位操作,在硬件流程的控制下实现减“1”操作,用于表示SRAM中有多少数据可以发送。本发明还公开了一种加速安全数码卡SD读写速度的电路。本发明使SD卡能保证数据的正确性,良好的兼容性,又能有非常好的速度性能。
-
-
-
-
-
-
-