-
公开(公告)号:CN102566968A
公开(公告)日:2012-07-11
申请号:CN201010582707.X
申请日:2010-12-10
Applicant: 上海华虹集成电路有限责任公司
IPC: G06F7/58
Abstract: 本发明提供一种产生真随机数的方法,在不增加电路额外设计的前提下利用采样时间点的随机性来确保真随机性。伪随机数序列产生器启动之后处于自由运行的状态,即不停更新并产生新的随机数。在特定时间采样点,电路对伪随机数序列产生器采样,得到一个随机数。本发明真随机数的产生利用采样点的不确定性来实现。同时包含两种增加随机性的实现方式:一种是将输出采样信号在不同时钟域之间多传递几次;另一种为电路中某一时钟采用电路中内部的振荡器产生。通过本发明提供的方法,使得应用电路设计简单、易于实现,且满足电路设计中真随机数产生的需求。
-
公开(公告)号:CN102375749B
公开(公告)日:2014-06-18
申请号:CN201010264146.9
申请日:2010-08-24
Applicant: 上海华虹集成电路有限责任公司
Abstract: 本发明提供一种集成电路设计中固件更新的实现方法,采用I2C总线实现快速下载和更新固件。通过在传输固件数据前配置好I2C总线程序存储器首地址,在固件数据传输的过程中,程序存储器地址自动加1,无须每传输一个字节数据附加传输程序存储器地址信息。本发明能够降低设计中寄存器的占用空间,简化设计逻辑,且可支持单个和连续数据传输,能有效地提高数据传输效率,满足应用需求。本发明非常适用于软件设计规模比较小,或软件改动不大的应用环境。
-
公开(公告)号:CN102821227B
公开(公告)日:2017-03-15
申请号:CN201110155325.3
申请日:2011-06-10
Applicant: 上海华虹集成电路有限责任公司
Inventor: 官志勇
IPC: H04N5/04
Abstract: 本发明公开了一种视频信号奇偶场的判定方法,包括:在一视频信号中,根据行同步、场同步信号确定行同步、场同步信号的有效沿;测得某一场的场同步有效沿相对于行同步有效沿距离为第一位移;测得该场的上一场的场同步有效沿相对于行同步有效沿距离为第二位移;将第一位移减去第二位移的差值与行距离进行比较,所述差值大于一阈值X,判定该场为偶场,该阈值X的取值范围是0<X<1/2行距离;所述差值小于阈值X,判定该场为奇场。本发明的判定方法能够适用于标准的视频信号和非标准的视频信号,提高视频信号奇偶场的判定方法的准确性和适用性。
-
公开(公告)号:CN102821227A
公开(公告)日:2012-12-12
申请号:CN201110155325.3
申请日:2011-06-10
Applicant: 上海华虹集成电路有限责任公司
Inventor: 官志勇
IPC: H04N5/04
Abstract: 本发明公开了一种视频信号奇偶场的判定方法,包括:在一视频信号中,根据行同步、场同步信号确定行同步、场同步信号的有效沿;测得某一场的场同步有效沿相对于行同步有效沿距离为第一位移;测得该场的上一场的场同步有效沿相对于行同步有效沿距离为第二位移;将第一位移减去第二位移的差值与行距离进行比较,所述差值大于一阈值X,判定该场为偶场,该阈值X的取值范围是0<X<1/2行距离;所述差值小于阈值X,判定该场为奇场。本发明的判定方法能够适用于标准的视频信号和非标准的视频信号,提高视频信号奇偶场的判定方法的准确性和适用性。
-
公开(公告)号:CN102760497A
公开(公告)日:2012-10-31
申请号:CN201110107902.1
申请日:2011-04-28
Applicant: 上海华虹集成电路有限责任公司
Inventor: 官志勇
IPC: G11C29/56
Abstract: 本发明公开了一种含有JTAG接口的芯片,包括芯片功能模块、一标准JTAG接口,还包括一多路选择器;标准JTAG接口的TDI、TMS、TCK与芯片功能模块的三个输入分别短接;标准JTAG接口的TRST*与多路选择器的选择控制端短接;标准JTAG接口的TDO接所述多路选择器的第一输入;芯片功能模块的一输出接所述多路选择器的第二输入;当TRST*为低电平时,标准JTAG接口复位,并且多路选择器的输出为芯片功能模块的一输出;当TRST*为高电平时,标准JTAG接口工作,并且多路选择器的输出标准JTAG接口的TDO。本发明的含有JTAG接口的芯片,引脚较少。
-
公开(公告)号:CN102594336A
公开(公告)日:2012-07-18
申请号:CN201110001622.2
申请日:2011-01-06
Applicant: 上海华虹集成电路有限责任公司
Inventor: 官志勇
IPC: H03K23/66
Abstract: 本发明公开了一种切换无毛刺的时钟分频电路。电路由一个预分频电路和一个二分频器连接而成。其中预分频电路是一个可以载入初始种子的脉冲发生器。种子决定分频的系数。脉冲发生器产生的脉冲同时作为种子载入控制信号和二分频器的驱动信号。本发明能够保证分频系数切换时没有毛刺产生,同时电路结构简单,实现的电路面积小且速度快。
-
公开(公告)号:CN102375749A
公开(公告)日:2012-03-14
申请号:CN201010264146.9
申请日:2010-08-24
Applicant: 上海华虹集成电路有限责任公司
Abstract: 本发明提供一种集成电路设计中固件更新的实现方法,采用I2C总线实现快速下载和更新固件。通过在传输固件数据前配置好I2C总线程序存储器首地址,在固件数据传输的过程中,程序存储器地址自动加1,无须每传输一个字节数据附加传输程序存储器地址信息。本发明能够降低设计中寄存器的占用空间,简化设计逻辑,且可支持单个和连续数据传输,能有效地提高数据传输效率,满足应用需求。本发明非常适用于软件设计规模比较小,或软件改动不大的应用环境。
-
公开(公告)号:CN102681818A
公开(公告)日:2012-09-19
申请号:CN201110055572.6
申请日:2011-03-09
Applicant: 上海华虹集成电路有限责任公司
IPC: G06F7/72
Abstract: 本发明公开了一种基于UCPS加密算法的128比特模加电路,包括:控制器,用于产生控制信号和存储器读写地址;选择器,与控制器通过总线相连接,用于分配存储器的读写控制信号和地址,控制存储器的读写;加法器,与选择器和存储器通过总线相连接,用于对N+1比特数据进行运算;多个M×N比特的存储器,与选择器和加法器通过总线相连接,用于存储原始数据和计算结果;其中M、N均为大于1的正整数。本发明还公开了一种所述电路的控制方法。本发明不仅资源占用少,计算速度快,而且运行频率高。
-
-
-
-
-
-
-