-
公开(公告)号:CN108270434A
公开(公告)日:2018-07-10
申请号:CN201810045406.X
申请日:2018-01-17
Applicant: 上海交通大学
IPC: H03K23/50
Abstract: 本发明提供一种本振小数分频器及其数字校准方法和电路,包括:整数分频电路,波形调整电路,数字逻辑电路、相位对齐电路、降采样电路、数字校准电路及多路信号合并电路;根据输入系统信号频率和所需的分频比对低精度数字时间转换器进行延时粗调,直至满足插入延时小于每相邻两相位的时间差;根据检测模块的输出信号调整调零控制字和调零步长,直至调零步长小于调零步长的最小值,以实现对高精度数字时间转换器的调零处理;然后,运用二分法调节数字控制延时模块,直至步长小于1,完成信号校准。本发明可校准器件不匹配导致的四路相位信号时间差不等而引起的杂散问题;与现有技术相比在数字电路复杂度相同的情况下,简化了模拟电路。
-
公开(公告)号:CN108173545B
公开(公告)日:2021-08-13
申请号:CN201810053079.2
申请日:2018-01-17
Applicant: 上海交通大学
Abstract: 本发明提供一种锁相环电路、多锁相环系统及其输出相位同步方法,包括:对输出信号进行分频的分频器;基于输出信号对分频信号进行采样得到反馈信号,以确保反馈信号的相位与输出信号的相位保持一致的采样器;鉴别采样器输出的反馈信号及述输入晶振信号的相位差产生脉冲信号的鉴频鉴相器;基于脉冲信号产生调谐电压的电荷泵;基于调谐电压调整输出信号频率的压控振荡器。本发明采用采样方法实现反馈信号与锁相环电路输出信号的相位一致,以此使输出信号与输入晶振信号之间的相位一致性大大提高;同时,在多锁相环系统中确保各锁相环电路的输出信号的相位保持一致,提高系统性能。
-
公开(公告)号:CN105915216B
公开(公告)日:2019-01-25
申请号:CN201610210727.1
申请日:2016-04-06
Applicant: 上海交通大学
Abstract: 本发明提供一种中高频多模分频比可调节LO小数分频器,包括:/2整数分频器;波形调整电路,与所述/2整数分频器相连接;降采样器,与所述波形调整电路相连接;数字逻辑电路;相位对齐模块,输入端与所述数字逻辑电路及所述波形调整电路相连接,输出端与所述降采样器相连接;多路相位信号合并电路,与所述降采样器相连接。本发明的中高频多模分频比可调节LO小数分频器通过开关调节降采样器中计数器接入电路的级数,依据需要生成任意N/2(N=3,5,7…)的分频比信号,调节更加灵活;同时,还通过器件复用的方法极大节省了电路的面积。
-
公开(公告)号:CN108173545A
公开(公告)日:2018-06-15
申请号:CN201810053079.2
申请日:2018-01-17
Applicant: 上海交通大学
Abstract: 本发明提供一种锁相环电路、多锁相环系统及其输出相位同步方法,包括:对输出信号进行分频的分频器;基于输出信号对分频信号进行采样得到反馈信号,以确保反馈信号的相位与输出信号的相位保持一致的采样器;鉴别采样器输出的反馈信号及述输入晶振信号的相位差产生脉冲信号的鉴频鉴相器;基于脉冲信号产生调谐电压的电荷泵;基于调谐电压调整输出信号频率的压控振荡器。本发明采用采样方法实现反馈信号与锁相环电路输出信号的相位一致,以此使输出信号与输入晶振信号之间的相位一致性大大提高;同时,在多锁相环系统中确保各锁相环电路的输出信号的相位保持一致,提高系统性能。
-
公开(公告)号:CN108270434B
公开(公告)日:2020-07-07
申请号:CN201810045406.X
申请日:2018-01-17
Applicant: 上海交通大学
IPC: H03K23/50
Abstract: 本发明提供一种本振小数分频器及其数字校准方法和电路,包括:整数分频电路,波形调整电路,数字逻辑电路、相位对齐电路、降采样电路、数字校准电路及多路信号合并电路;根据输入系统信号频率和所需的分频比对低精度数字时间转换器进行延时粗调,直至满足插入延时小于每相邻两相位的时间差;根据检测模块的输出信号调整调零控制字和调零步长,直至调零步长小于调零步长的最小值,以实现对高精度数字时间转换器的调零处理;然后,运用二分法调节数字控制延时模块,直至步长小于1,完成信号校准。本发明可校准器件不匹配导致的四路相位信号时间差不等而引起的杂散问题;与现有技术相比在数字电路复杂度相同的情况下,简化了模拟电路。
-
公开(公告)号:CN105915216A
公开(公告)日:2016-08-31
申请号:CN201610210727.1
申请日:2016-04-06
Applicant: 上海交通大学
Abstract: 本发明提供一种中高频多模分频比可调节LO小数分频器,包括:/2整数分频器;波形调整电路,与所述/2整数分频器相连接;降采样器,与所述波形调整电路相连接;数字逻辑电路;相位对齐模块,输入端与所述数字逻辑电路及所述波形调整电路相连接,输出端与所述降采样器相连接;多路相位信号合并电路,与所述降采样器相连接。本发明的中高频多模分频比可调节LO小数分频器通过开关调节降采样器中计数器接入电路的级数,依据需要生成任意N/2(N=3,5,7…)的分频比信号,调节更加灵活;同时,还通过器件复用的方法极大节省了电路的面积。
-
公开(公告)号:CN105322961A
公开(公告)日:2016-02-10
申请号:CN201510925824.4
申请日:2015-12-11
Applicant: 上海交通大学
IPC: H03L7/18
Abstract: 本发明提供一种低功耗宽锁定范围的注入锁定式双模预分频器,包括:N+1级环形振荡器,N为大于0的偶数;第一模控开关及第二模控开关,与所述N+1级环形振荡器中的第N+1级电连接,适于控制所述低功耗宽锁定范围的注入锁定式双模预分频器分频比。本发明的低功耗宽锁定范围的注入锁定式双模预分频器的具有低功耗、高输入频率的特点,通过开关控制接入调谐电容,可以增大低功耗宽锁定范围的注入锁定式双模预分频器的输入频率范围。
-
公开(公告)号:CN105306052B
公开(公告)日:2018-01-30
申请号:CN201510742015.X
申请日:2015-11-04
Applicant: 上海交通大学
Abstract: 本发明提供一种带数字校准的可变分频比的LO小数分频器及数字校准方法,包括:多相位信号生成器,适于将输入信号转换为多路相位均分信号并输出;/N降采样器,与多相位信号生成器电连接,适于将多相位信号生成器输出的多路相位均分信号进行降采样,并输出多路不同初始相位的N次降采样信号;脉冲组合器,与/N降采样器电连接,适于将多路不同初始相位的N次降采样信号中的脉冲串进行组合;数字校准装置,连接于/N降采样器与脉冲组合器之间,适于检测/N降采样器输出的多路N次降采样信号的相位差,并对其进行修正。通过设置数字校准装置,使得所述LO小数分频器在相对高频条件下依然能够正常工作,可以提供不同小数分频比的高品质LO信号。
-
公开(公告)号:CN105306052A
公开(公告)日:2016-02-03
申请号:CN201510742015.X
申请日:2015-11-04
Applicant: 上海交通大学
Abstract: 本发明提供一种带数字校准的可变分频比的LO小数分频器及数字校准方法,包括:多相位信号生成器,适于将输入信号转换为多路相位均分信号并输出;/N降采样器,与多相位信号生成器电连接,适于将多相位信号生成器输出的多路相位均分信号进行降采样,并输出多路不同初始相位的N次降采样信号;脉冲组合器,与/N降采样器电连接,适于将多路不同初始相位的N次降采样信号中的脉冲串进行组合;数字校准装置,连接于/N降采样器与脉冲组合器之间,适于检测/N降采样器输出的多路N次降采样信号的相位差,并对其进行修正。通过设置数字校准装置,使得所述LO小数分频器在相对高频条件下依然能够正常工作,可以提供不同小数分频比的高品质LO信号。
-
-
-
-
-
-
-
-