存储器件以及包括该存储器件的存储模块

    公开(公告)号:CN119541572A

    公开(公告)日:2025-02-28

    申请号:CN202411182578.3

    申请日:2024-08-27

    Abstract: 一种存储器件包括:存储体阵列,包括多个存储单元;行解码器,通过多条字线连接到存储体阵列;以及列解码器,通过多条列选择线连接到存储体阵列。存储体阵列可以包括第一区域和与第一区域不同的第二区域。针对存储在第一区域中的第一正常数据的第一元数据存储在第二区域中,并且针对存储在第二区域中的第二正常数据的第二元数据存储在第一区域中。

    存储器设备
    2.
    发明公开

    公开(公告)号:CN111009270A

    公开(公告)日:2020-04-14

    申请号:CN201910701403.1

    申请日:2019-07-31

    Abstract: 提供存储器设备。存储器设备包括:时钟缓冲器,用于接收主时钟信号并提供内部主时钟信号;数据时钟缓冲器,用于接收数据时钟信号;和延迟控制电路,被配置为基于数据时钟信号产生延迟信息并将延迟信息提供给数据输入/输出电路。延迟控制电路包括:分频器,被配置为基于数据时钟信号产生二分频时钟信号;分频器,被配置为基于第一组二分频时钟信号产生四分频时钟信号;第一同步检测器,被配置为输出指示第二组二分频时钟信号是否与数据时钟信号同步的二分频对准信号;和延迟选择器,被配置为基于二分频对准信号检测四分频时钟信号的相位并且基于相位调整主时钟信号的延迟。

    半导体存储器装置和包括半导体存储器装置的存储器系统

    公开(公告)号:CN117457047A

    公开(公告)日:2024-01-26

    申请号:CN202310771675.5

    申请日:2023-06-27

    Abstract: 提供半导体存储器装置和包括半导体存储器装置的存储器系统。所述半导体存储器装置包括:存储器单元阵列,包括多个存储器单元行;以及行锤击管理电路。行锤击管理电路将计数值作为计数数据存储在所述多个存储器单元行中的每个的计数单元中,并且执行内部读取‑更新‑写入操作,以从多个存储器单元行之中的目标存储器单元行的计数单元读取计数数据,更新读取的计数数据以获得更新后的计数数据,并且将更新后的计数数据写入目标存储器单元行的计数单元中。行锤击管理电路包括锤击地址队列。行锤击管理电路基于指示锤击地址队列的状态改变的事件信号,随机地改变更新后的计数数据。

    电压微调电路、存储器装置和该存储器装置的测试方法

    公开(公告)号:CN115019868A

    公开(公告)日:2022-09-06

    申请号:CN202210205043.8

    申请日:2022-03-02

    Abstract: 公开了一种电压微调电路、存储器装置和存储器装置的测试方法。该电压微调电路包括:第一电阻电路,其具有由上升码和下降码确定的第一电阻值;第二电阻电路,其具有由上升码和下降码确定的第二电阻值;以及比较器,其被配置为通过将参考电压微调节点的电压电平与反馈节点的电压电平进行比较来输出电压检测信号,其中,当参考电压微调节点的电压电平高于反馈节点的电压电平时,电压检测信号调整上升码和下降码,以增大第一电阻值并且减小第二电阻值,并且当参考电压微调节点的电压电平低于或等于反馈节点的电压电平时,电压检测信号调整上升码和下降码,以减小第一电阻值并且增大第二电阻值。

    具有在端口间的数据发送模式的多径访问半导体存储器件

    公开(公告)号:CN1988034A

    公开(公告)日:2007-06-27

    申请号:CN200610168685.6

    申请日:2006-12-22

    Inventor: 黄炯烈 朴祥均

    CPC classification number: G11C7/1075 G11C8/16

    Abstract: 半导体存储器件包括多个端口,存储器单元阵列的至少一个共享存储区域经由所述端口可访问,并且数据传输控制器耦合到所述共享存储区域和所述端口。该数据传输控制器被配置来,当与写入操作相关联的写入地址的至少一部分和与读取操作相关联的读取地址的至少一部分基本上相等时,在写入操作的写入命令之后、在施加任何其它的命令到共享的存储区域之前,施加读取操作的读取命令到共享的存储区域。

    存储器件和存储系统
    7.
    发明公开

    公开(公告)号:CN119495329A

    公开(公告)日:2025-02-21

    申请号:CN202411128594.4

    申请日:2024-08-16

    Abstract: 一种存储器件包括至少一个存储体,该至少一个存储体至少包括沿字线方向设置的第一子存储体和第二子存储体。第一子存储体可以包括与多条第一字线连接并存储正常数据的正常数据区域,第二子存储体可以包括与多条第二字线连接并存储与正常数据相对应的元数据的元数据区域,多条第一字线可以与多条第二字线相匹配以形成多个字线对,并且第一子存储体和第二子存储体可以共享行锤区域,该行锤区域存储对多个字线对的访问次数。

    存储器装置
    8.
    发明公开
    存储器装置 审中-公开

    公开(公告)号:CN119091939A

    公开(公告)日:2024-12-06

    申请号:CN202410708117.9

    申请日:2024-06-03

    Abstract: 公开了存储器装置。所述存储器装置包括:存储体,连接到多条字线、第一全局输入和输出(GIO)线和第二GIO线,第二GIO线被形成为在列方向上具有比第一GIO线大的长度。第一GIO线和第二GIO线中的一条可被分配给元数据。

    存储器设备及其操作方法
    9.
    发明公开

    公开(公告)号:CN119068940A

    公开(公告)日:2024-12-03

    申请号:CN202410683819.6

    申请日:2024-05-30

    Abstract: 示例存储器设备包含存储单元阵列、行锤管理电路及读取‑修改‑写入(RMW)驱动器。存储单元阵列包括多个存储单元行,并且存储用于对每个存储单元行的访问次数的计数数据。行锤管理电路执行RMW操作,所述RMW操作读出对应于存储单元行当中的目标存储单元行的计数数据,更新读出的计数数据,且将更新的计数数据写入存储单元阵列中。RMW驱动器基于预充电命令生成控制信号以控制RMW操作。在从施加预充电命令的时间点起经过预定时间之后,对目标存储单元行进行预充电。

Patent Agency Ranking