显示装置及其控制方法
    1.
    发明授权

    公开(公告)号:CN111601127B

    公开(公告)日:2022-08-09

    申请号:CN202010241985.2

    申请日:2016-01-12

    Abstract: 提供一种显示装置。所述显示装置包括:显示器,被配置成显示用户界面屏幕;输入单元,被配置成接收用户操作以选择和执行在所述用户界面屏幕中包含的至少一个菜单;和处理器,被配置成:根据所述用户操作的输入时间来分开识别短点击和长按压,在持续进行所述长按压的输入的时间中的预设的临界时间内,恒定地保持与所选择的菜单对应的功能的执行速度,并且在所述预设的临界时间过去后加速相应功能的执行速度。通过该配置,可以直观地和容易地操作所述显示装置以增加用户的操作便利性。

    微图案、电容器、半导体器件和电子系统及其制造方法

    公开(公告)号:CN108206134A

    公开(公告)日:2018-06-26

    申请号:CN201711374869.2

    申请日:2017-12-19

    Abstract: 一种形成微图案的方法包括:在基板上形成模层和支撑材料层;图案化模层和支撑材料层以形成凹槽图案;在凹槽图案中形成导体图案;去除支撑材料层的上部分以使得导体图案的上部分突出;在支撑材料层上形成嵌段共聚物层;处理嵌段共聚物层以将嵌段共聚物层相分离成多个嵌段部分;选择性地去除相分离的所述多个嵌段部分中的一些;以及去除支撑材料层以在与已去除的嵌段部分中的每个对应的位置处暴露模层。

    显示装置及其控制方法
    3.
    发明公开

    公开(公告)号:CN103313136A

    公开(公告)日:2013-09-18

    申请号:CN201310077680.2

    申请日:2013-03-12

    Abstract: 本发明提供了通过使用操纵面板接收用户的输入的显示装置及其控制方法。显示装置包括:图像处理器,其处理图像信号;显示单元,其基于经处理的图像信号显示图像;用户输入单元,其包括光学器件,该光学器件包括光发射器、接收用户的输入的输入垫、以及检测器,该检测器根据用户的输入接收来自光发射器的光信号;以及控制器,其控制显示单元显示包括多个图标的用户界面(UI),其中,该光学器件接收用户沿多方向和按压方向对输入垫的操纵,而且该控制器控制显示单元显示与接收到的用户操纵的移动方向相对应的UI。

    位线感测放大器和具有其的半导体存储器件

    公开(公告)号:CN117935878A

    公开(公告)日:2024-04-26

    申请号:CN202311322614.7

    申请日:2023-10-12

    Abstract: 一种半导体存储器件的位线感测放大器包括:感测放大器块,包括检测并放大位线和互补位线之间的信号差的PMOS驱动器或NMOS驱动器,并在位线延伸的方向上依次排列;列选择单元,根据第一列选择信号连接位线和局部输入/输出线;互补列选择单元,根据第二列选择信号连接互补位线和互补局部输入/输出线;列选择线,将第一列选择信号传输到列选择单元中的每个;以及互补列选择线,将第二列选择信号传输到互补列选择单元中的每个。列选择单元和互补列选择单元可以设置为分布在感测放大器块之间。

    半导体存储器装置、其操作方法和动态随机存取存储器

    公开(公告)号:CN117789777A

    公开(公告)日:2024-03-29

    申请号:CN202310811285.6

    申请日:2023-07-03

    Abstract: 半导体存储器装置、其操作方法和动态随机存取存储器被提供。根据本发明的实施例的所述半导体存储器装置包括:存储体,存储体被分割为包括多个子阵列的第一分割区域至第n分割区域;第一连接控制晶体管至第n‑1连接控制晶体管,第一连接控制晶体管至第n‑1连接控制晶体管由第一分割区域至第n分割区域之中的邻近分割区域共享并且响应于连接控制信号而接通;第一全局输入/输出(GIO)分割线至第n GIO分割线,通过第一连接控制晶体管至第n‑1连接控制晶体管之中的对应连接控制晶体管彼此连接;以及GIO感测放大器,GIO感测放大器接收并且处理通过第一GIO分割线至第n GIO分割线之中的连接的GIO分割线从存储器单元读取的数据。

    设计半导体集成电路布局的方法及执行该方法的设计系统

    公开(公告)号:CN116502586A

    公开(公告)日:2023-07-28

    申请号:CN202211463313.1

    申请日:2022-11-21

    Abstract: 公开了一种设计半导体集成电路的布局的方法,包括:接收定义半导体集成电路的输入数据;通过基于输入数据执行布置和布线(P&R)过程来确定半导体集成电路的第一布局,其中,第一布局包括多个块、多个标准单元、多条电源配线、多条接地配线、多条时钟配线和多条信号配线;选择第一布局的目标区域,其中,目标区域能够容纳至少一条附加的电源配线和至少一条附加的接地配线;以及通过修改第一布局以在目标区域中包括至少一条附加的电源配线和至少一条附加的接地配线来确定半导体集成电路的第二布局。

    显示装置及其控制方法
    7.
    发明授权

    公开(公告)号:CN105786326B

    公开(公告)日:2021-05-04

    申请号:CN201610017896.3

    申请日:2016-01-12

    Abstract: 提供一种显示装置。所述显示装置包括:显示器,被配置成显示用户界面屏幕;输入单元,被配置成接收用户操作以选择和执行在所述用户界面屏幕中包含的至少一个菜单;和处理器,被配置成:根据所述用户操作的输入时间来分开识别短点击和长按压,在持续进行所述长按压的输入的时间中的预设的临界时间内,恒定地保持与所选择的菜单对应的功能的执行速度,并且在所述预设的临界时间过去后加速相应功能的执行速度。通过该配置,可以直观地和容易地操作所述显示装置以增加用户的操作便利性。

    微图案、电容器、半导体器件和电子系统及其制造方法

    公开(公告)号:CN108206134B

    公开(公告)日:2020-12-22

    申请号:CN201711374869.2

    申请日:2017-12-19

    Abstract: 一种形成微图案的方法包括:在基板上形成模层和支撑材料层;图案化模层和支撑材料层以形成凹槽图案;在凹槽图案中形成导体图案;去除支撑材料层的上部分以使得导体图案的上部分突出;在支撑材料层上形成嵌段共聚物层;处理嵌段共聚物层以将嵌段共聚物层相分离成多个嵌段部分;选择性地去除相分离的所述多个嵌段部分中的一些;以及去除支撑材料层以在与已去除的嵌段部分中的每个对应的位置处暴露模层。

    显示装置及其控制方法
    9.
    发明公开

    公开(公告)号:CN111601127A

    公开(公告)日:2020-08-28

    申请号:CN202010241985.2

    申请日:2016-01-12

    Abstract: 提供一种显示装置。所述显示装置包括:显示器,被配置成显示用户界面屏幕;输入单元,被配置成接收用户操作以选择和执行在所述用户界面屏幕中包含的至少一个菜单;和处理器,被配置成:根据所述用户操作的输入时间来分开识别短点击和长按压,在持续进行所述长按压的输入的时间中的预设的临界时间内,恒定地保持与所选择的菜单对应的功能的执行速度,并且在所述预设的临界时间过去后加速相应功能的执行速度。通过该配置,可以直观地和容易地操作所述显示装置以增加用户的操作便利性。

Patent Agency Ranking