集成电路器件及其制造方法

    公开(公告)号:CN110061003B

    公开(公告)日:2023-09-19

    申请号:CN201811391596.7

    申请日:2018-11-21

    Abstract: 本公开提供了一种集成电路器件及其制造方法。该集成电路器件包括:限定有源区域的器件隔离沟槽;填充器件隔离沟槽的器件隔离膜;在第一方向上延伸跨过有源区域和器件隔离膜的栅极沟槽;覆盖栅极沟槽的内壁的栅极电介质膜;以及在栅极电介质膜之上填充栅极沟槽的一部分的导电线。有源区域包括位于导电线下面的鳍主体部分以及从鳍主体部分朝向导电线突出并在第一方向上具有比鳍主体部分的宽度小的宽度的较薄鳍部分。

    制造半导体器件的方法
    2.
    发明授权

    公开(公告)号:CN110021525B

    公开(公告)日:2023-11-07

    申请号:CN201910023622.9

    申请日:2019-01-10

    Abstract: 公开了一种制造半导体器件的方法。该方法包括在衬底上形成下层、在下层上形成牺牲层和蚀刻图案、在牺牲层和蚀刻图案上形成第一间隔层、蚀刻牺牲层和第一间隔层以形成牺牲图案和在牺牲图案的顶表面的至少一部分上的第一间隔物、在牺牲图案和第一间隔物上形成第二间隔层、蚀刻第二间隔层和第一间隔物以在第一牺牲图案的侧壁上形成第二间隔物、以及部分地蚀刻下层以形成图案。第二间隔物用作蚀刻掩模部分地蚀刻下层。

    制造集成电路器件的方法

    公开(公告)号:CN110021520B

    公开(公告)日:2023-07-11

    申请号:CN201811464000.1

    申请日:2018-12-03

    Abstract: 提供了制造集成电路器件的方法。该方法可以使用包括一个光刻工艺和两个双重图案化工艺的四重图案化技术(QPT)工艺在衬底上形成特征图案。通过第一个双重图案化工艺获得的牺牲间隔物和通过第二个双重图案化工艺获得的间隔物可以在特征层上形成在相等的水平面处。

    集成电路器件及其制造方法

    公开(公告)号:CN110061003A

    公开(公告)日:2019-07-26

    申请号:CN201811391596.7

    申请日:2018-11-21

    Abstract: 本公开提供了一种集成电路器件及其制造方法。该集成电路器件包括:限定有源区域的器件隔离沟槽;填充器件隔离沟槽的器件隔离膜;在第一方向上延伸跨过有源区域和器件隔离膜的栅极沟槽;覆盖栅极沟槽的内壁的栅极电介质膜;以及在栅极电介质膜之上填充栅极沟槽的一部分的导电线。有源区域包括位于导电线下面的鳍主体部分以及从鳍主体部分朝向导电线突出并在第一方向上具有比鳍主体部分的宽度小的宽度的较薄鳍部分。

    制造半导体器件的方法
    5.
    发明公开

    公开(公告)号:CN110021525A

    公开(公告)日:2019-07-16

    申请号:CN201910023622.9

    申请日:2019-01-10

    Abstract: 公开了一种制造半导体器件的方法。该方法包括在衬底上形成下层、在下层上形成牺牲层和蚀刻图案、在牺牲层和蚀刻图案上形成第一间隔层、蚀刻牺牲层和第一间隔层以形成牺牲图案和在牺牲图案的顶表面的至少一部分上的第一间隔物、在牺牲图案和第一间隔物上形成第二间隔层、蚀刻第二间隔层和第一间隔物以在第一牺牲图案的侧壁上形成第二间隔物、以及部分地蚀刻下层以形成图案。第二间隔物用作蚀刻掩模部分地蚀刻下层。

    制造集成电路器件的方法

    公开(公告)号:CN110021520A

    公开(公告)日:2019-07-16

    申请号:CN201811464000.1

    申请日:2018-12-03

    Abstract: 提供了制造集成电路器件的方法。该方法可以使用包括一个光刻工艺和两个双重图案化工艺的四重图案化技术(QPT)工艺在衬底上形成特征图案。通过第一个双重图案化工艺获得的牺牲间隔物和通过第二个双重图案化工艺获得的间隔物可以在特征层上形成在相等的水平面处。

Patent Agency Ranking