基于可重构系统配置多模式传输的可控缓存实现系统

    公开(公告)号:CN105677582B

    公开(公告)日:2018-06-19

    申请号:CN201610098958.8

    申请日:2016-02-24

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于大规模嵌入式粗粒度可重构系统配置多模式传输的可控缓存实现方法,其包括系统总线、配置信息总线、外部存储器、片外存储接口、中断控制器、微处理器、共享存储器(即第三级配置缓存控制器)、多可重构处理器、片内外数据传输控制器、片外配置信息存储器、处理单元重构控制器,该处理方法在原有的缓存结构上增加了层次化多模式的配置传输控制器,控制可重构处理器进行配置的传输。本发明通过缓存控制器层次化结构优化了存储资源利用率,且通过多模式传输降低了配置管理复杂度。

    一种基于寄存器掩码的面向AES算法的抗功耗攻击方法

    公开(公告)号:CN106452725A

    公开(公告)日:2017-02-22

    申请号:CN201610431897.2

    申请日:2016-06-14

    Applicant: 东南大学

    CPC classification number: H04L9/0631 H04L9/003

    Abstract: 本发明公开了一种基于寄存器掩码的面向AES算法的抗功耗攻击方法,在AES算法中添加随机数发生器和寄存器保护模块,寄存器保护模块包括第一异或单元、第二异或单元和寄存器。更新寄存器中的中间结果时,将需要保存的中间结果与随机数异或之后保存到寄存器中,同时保存该随机数;读取寄存器中的中间结果时,在将寄存器中的值读取并与保存的随机数进行异或。该方法保证寄存器中的存储值具有随机性,有效的隐藏了AES密码算法中的汉明距离泄露,可以有效的抵抗基于汉明距离模型的功耗攻击。

    面向MIMO信道检测系统中粗粒度可重构阵列及路由结构

    公开(公告)号:CN105790809A

    公开(公告)日:2016-07-20

    申请号:CN201610101435.4

    申请日:2016-02-24

    Applicant: 东南大学

    CPC classification number: H04B7/0413 H04L25/024

    Abstract: 本发明公开了一种面向MIMO信道检测系统中粗粒度可重构阵列及路由结构,系统由14个粗粒度可重构计算域组成,每个粗粒度可重构计算域包括:多层次高效路由结构,多模式可重构计算阵列结构和多功能加速模块;多模式可重构计算阵列结构由8*2个可配置计算单元微结构组成,多功能加速模块由除法加速块和排序加速块组成;除法加速块用于LU分解中消元系数的求解,而排序加速块用于K?best算法中对每个部分欧几里得距离的排序;可配置计算单元微结构是组成多模式可重构计算阵列结构的最小单元。本发明既可以满足基带信号处理中多种算法之间切换的灵活性,同时又能满足在大规模移动通信中更高的数据吞吐率、更多天线数的需求。

    一种粗粒度可重构系统的片上缓存访存接口及其访问方法

    公开(公告)号:CN105718394A

    公开(公告)日:2016-06-29

    申请号:CN201610046928.2

    申请日:2016-01-25

    Applicant: 东南大学

    CPC classification number: G06F13/18

    Abstract: 本申请提供一种粗粒度可重构系统的片上缓存访存接口及其访问方法,在传统的片上缓存访存接口的结构基础上,增加了一个第一级仲裁模块和一个第二级仲裁模块,第一级仲裁模块,用于实现初步判断所述访问请求输入接口单元的所述片上缓存访问请求优先级,并将访问请求分包分配优先级的功能,第二级仲裁模块,用于实现仲裁所述访问请求优先级,并控制所述输入请求的预读取的功能;当访问请求由访问请求输入接口单元输入第一级仲裁模块,经由第一级仲裁模块初步判断、分包访问请求后将其发送至第二级仲裁模块,经由第二级仲裁模块仲裁后,将优先级最高访问请求发送至访问请求解析模块,提高计算单元访问片上缓存的效率。

    一种可重构系统的局部重构控制器

    公开(公告)号:CN104915213A

    公开(公告)日:2015-09-16

    申请号:CN201510346718.0

    申请日:2015-06-19

    Applicant: 东南大学

    Abstract: 本发明公开了一种可重构系统的局部重构控制器,其包括:多个可重构计算阵列块控制器和与之配套的块数据流图配置信息。整个可重构系统可被拆分为多个可重构阵列块和块控制单元,其中每个可重构阵列块中包含若干计算阵列行,每个块控制单元中包含一个计算阵列块控制器。计算阵列块控制器负责可重构计算阵列计算资源的控制流配置信息的解析,并根据时序配置信息控制可重构阵列块中每行的数据流图执行过程。不同可重构计算阵列块控制器分别独立控制对应可重构阵列块的数据流向。本发明支持多种数据流控制方式,支持多数据多地址间隔输入与输出,保障了可重构系统读写数据和配置系统的灵活性,提高了可重构系统的性能。

    一种面向粗粒度可重构系统的多模式动态可配高速访存接口

    公开(公告)号:CN104820659A

    公开(公告)日:2015-08-05

    申请号:CN201510281857.X

    申请日:2015-05-28

    Applicant: 东南大学

    Abstract: 一种面向粗粒度可重构系统的多模式动态可配高速访存接口,基于传统的访存接口,增加了访问模式可配置功能:针对不同的数据分布类型,可以在系统运行过程中,动态地配置成相应的四种访问模式。包括:单数据传输模式、猝发数据传输模式、二维数据传输模式、链式数据传输模式。此访存接口可以根据配置信息和数据分布形式,提前向片外同步动态存储器发起多个数据访问请求,从而减少数据和配置的访问延迟。

    一种面向雷达应用动态可重构处理阵列扩展的方法

    公开(公告)号:CN104063356A

    公开(公告)日:2014-09-24

    申请号:CN201410311140.0

    申请日:2014-07-02

    Applicant: 东南大学

    Abstract: 本发明公开了一种面向雷达应用动态可重构处理阵列扩展的方法,其特征在于:对于由一维除法阵列,基本运算阵列和倒三角累加阵列这三个子阵列构成的一种可重构处理阵列,根据该可重构处理阵列的行数和列数进行阵列的扩展,该方法包括:首先确定可重构处理阵列三部分子阵列的结构,根据各个基础子阵列的行数和列数确定该子阵列扩展后的行数和列数;其次将基础的可重构处理阵列按照三个子阵列的不同要求扩展成新的可重构处理阵列;最后根据扩展后的可重构处理阵列,对其路由器,列寄存器单元,数据连接线,可重构处理阵列的配置信息,时序控制信息进行相应的调整。

    基于大规模粗粒度嵌入式可重构系统及其处理方法

    公开(公告)号:CN103984560A

    公开(公告)日:2014-08-13

    申请号:CN201410240683.8

    申请日:2014-05-30

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于大规模粗粒度嵌入式可重构系统及其处理方法,其包括:系统总线、配置总线、嵌入式微处理器、外部存储器、中断控制器、直接内存访问控制器、片上数据存储器、片上配置信息存储器、可重构处理器和重构控制器。该方法针对N阶FIR滤波器,其输入序列与滤波系数序列直接卷积得到输出序列,在直接型结构的基础上,用可重构处理器进行优化和加速。

    用于粗粒度可重构系统的外存访问接口及其访问方法

    公开(公告)号:CN103914413A

    公开(公告)日:2014-07-09

    申请号:CN201410157386.7

    申请日:2014-04-18

    Applicant: 东南大学

    Abstract: 本发明公开了一种用于粗粒度可重构系统的外存访问接口及其访问方法,所述接口包括访问请求输入接口单元、第一级仲裁模块、第二级仲裁模块、控制允许信号输出接口单元、访问请求解析模块以及访问请求输出接口单元;所述访问方法通过第一级仲裁模块的打包、优先级设置及优先级重置,以及第二级仲裁模块的优先级仲裁及处理,完成了外存访问。所述外存访问接口及访问方法不仅提高粗粒度可重构系统计算阵列访问外部存储器的效率,也避免了多个计算阵列同时对外部数据因访问权严重不平衡而导致的系统阻塞。

Patent Agency Ranking