-
公开(公告)号:CN103984560B
公开(公告)日:2017-09-19
申请号:CN201410240683.8
申请日:2014-05-30
Applicant: 东南大学
Abstract: 本发明公开了一种基于大规模粗粒度嵌入式可重构系统及其处理方法,其包括:系统总线、配置总线、嵌入式微处理器、外部存储器、中断控制器、直接内存访问控制器、片上数据存储器、片上配置信息存储器、可重构处理器和重构控制器。该方法针对N阶FIR滤波器,其输入序列与滤波系数序列直接卷积得到输出序列,在直接型结构的基础上,用可重构处理器进行优化和加速。
-
公开(公告)号:CN105790808A
公开(公告)日:2016-07-20
申请号:CN201610099729.8
申请日:2016-02-23
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: H04B7/0413 , H04L25/024
Abstract: 本发明提供一种面向MIMO检测的可重构阵列架构,应用于可重构处理器系统中。可重构阵列架构包含通用可重构阵列、特殊可重构阵列及共享存储体。相较于传统的可重构阵列计算架构,本文的架构可以实现多种矩阵运算及多种K值下的完整K?best算法,通过组合异构的可重构阵列,通过灵活的共享存储方式,完成高效的MIMO检测计算。
-
公开(公告)号:CN103970720A
公开(公告)日:2014-08-06
申请号:CN201410241289.6
申请日:2014-05-30
Applicant: 东南大学
IPC: G06F17/16
Abstract: 本发明公开了一种基于大规模粗粒度嵌入式可重构系统及其处理方法,其包括:系统总线、配置总线、嵌入式微处理器、数据存储器、可重构处理器、重构控制器、中断控制器和直接存储器访问控制器。该方法针对常用的矩阵求逆算法,在可重构处理器中设计了4个特殊的可重构阵列和一个片上数据传输单元,通过将矩阵求逆算法映射到包含多个基本运算的可重构阵列上,提高运算并行度,从而提升运算效率。同时,通过片上数据传输网络优化了阵列间的数据交换。
-
公开(公告)号:CN104063356A
公开(公告)日:2014-09-24
申请号:CN201410311140.0
申请日:2014-07-02
Applicant: 东南大学
IPC: G06F15/78
Abstract: 本发明公开了一种面向雷达应用动态可重构处理阵列扩展的方法,其特征在于:对于由一维除法阵列,基本运算阵列和倒三角累加阵列这三个子阵列构成的一种可重构处理阵列,根据该可重构处理阵列的行数和列数进行阵列的扩展,该方法包括:首先确定可重构处理阵列三部分子阵列的结构,根据各个基础子阵列的行数和列数确定该子阵列扩展后的行数和列数;其次将基础的可重构处理阵列按照三个子阵列的不同要求扩展成新的可重构处理阵列;最后根据扩展后的可重构处理阵列,对其路由器,列寄存器单元,数据连接线,可重构处理阵列的配置信息,时序控制信息进行相应的调整。
-
公开(公告)号:CN103984560A
公开(公告)日:2014-08-13
申请号:CN201410240683.8
申请日:2014-05-30
Applicant: 东南大学
Abstract: 本发明公开了一种基于大规模粗粒度嵌入式可重构系统及其处理方法,其包括:系统总线、配置总线、嵌入式微处理器、外部存储器、中断控制器、直接内存访问控制器、片上数据存储器、片上配置信息存储器、可重构处理器和重构控制器。该方法针对N阶FIR滤波器,其输入序列与滤波系数序列直接卷积得到输出序列,在直接型结构的基础上,用可重构处理器进行优化和加速。
-
公开(公告)号:CN105790808B
公开(公告)日:2018-08-28
申请号:CN201610099729.8
申请日:2016-02-23
Applicant: 东南大学—无锡集成电路技术研究所
IPC: H04B7/0413 , H04L1/00 , H04L25/02
Abstract: 本发明提供一种面向MIMO检测的可重构阵列架构,应用于可重构处理器系统中。可重构阵列架构包含通用可重构阵列、特殊可重构阵列及共享存储体。相较于传统的可重构阵列计算架构,本文的架构可以实现多种矩阵运算及多种K值下的完整K‑best算法,通过组合异构的可重构阵列,通过灵活的共享存储方式,完成高效的MIMO检测计算。
-
公开(公告)号:CN103970720B
公开(公告)日:2018-02-02
申请号:CN201410241289.6
申请日:2014-05-30
Applicant: 东南大学
IPC: G06F17/16
Abstract: 本发明公开了一种基于大规模粗粒度嵌入式可重构系统及其处理方法,其包括:系统总线、配置总线、嵌入式微处理器、数据存储器、可重构处理器、重构控制器、中断控制器和直接存储器访问控制器。该方法针对常用的矩阵求逆算法,在可重构处理器中设计了4个特殊的可重构阵列和一个片上数据传输单元,通过将矩阵求逆算法映射到包含多个基本运算的可重构阵列上,提高运算并行度,从而提升运算效率。同时,通过片上数据传输网络优化了阵列间的数据交换。
-
公开(公告)号:CN104063356B
公开(公告)日:2017-02-15
申请号:CN201410311140.0
申请日:2014-07-02
Applicant: 东南大学
IPC: G06F15/78
Abstract: 本发明公开了一种面向雷达应用动态可重构处理阵列扩展的方法,其特征在于:对于由一维除法阵列,基本运算阵列和倒三角累加阵列这三个子阵列构成的一种可重构处理阵列,根据该可重构处理阵列的行数和列数进行阵列的扩展,该方法包括:首先确定可重构处理阵列三部分子阵列的结构,根据各个基础子阵列的行数和列数确定该子阵列扩展后的行数和列数;其次将基础的可重构处理阵列按照三个子阵列的不同要求扩展成新的可重构处理阵列;最后根据扩展后的可重构处理阵列,对其路由器,列寄存器单元,数据连接线,可重构处理阵列的配置信息,时序控制信息进行相应的调整。
-
公开(公告)号:CN103984677A
公开(公告)日:2014-08-13
申请号:CN201410240100.1
申请日:2014-05-30
Applicant: 东南大学
IPC: G06F17/16
Abstract: 本发明涉及一种基于大规模粗粒度嵌入式可重构系统及其处理方法,其包括:系统总线、控制总线、嵌入式微处理器、系统中断控制器、片外同步动态随机存储器、可重构处理器和重构控制单元,该处理方法针对点数为N(4千点N1兆点)的快速傅里叶变换算法,将N点信号长度分解成M阶蝶形运算,然后映射到可重构处理器上,形成数据流图,通过嵌入式微处理器启动重构控制单元,将配置信息发送给可重构处理器,控制可重构处理器开始进行加速型运算。本发明在兼顾灵活度的同时提高了运算效率。
-
-
-
-
-
-
-
-