-
公开(公告)号:CN104536772B
公开(公告)日:2017-12-12
申请号:CN201510050812.1
申请日:2015-01-30
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F9/44
Abstract: 本发明披露了实现高速缓存一致性协议表达转换的方法及系统,其中方法包括:用应用程序可视化语言针对描述高速缓存一致性协议的记录表格中的原始数据编写宏处理工具;用宏处理工具将记录表格中的原始数据处理成符合硬件描述语言格式的单元格数据;将符合硬件描述语言格式的单元格数据转换为硬件描述语言格式的数据。本发明满足了将复杂的高速缓存一致性协议用硬件实现的需求,且能够在改变高速缓存一致性协议的同时及时、准确地用硬件描述语言Verilog实现。
-
公开(公告)号:CN105095793A
公开(公告)日:2015-11-25
申请号:CN201510645937.9
申请日:2015-10-08
Applicant: 浪潮(北京)电子信息产业有限公司
Inventor: 童元满
IPC: G06F21/62
CPC classification number: G06F21/602 , G06F2221/2107
Abstract: 本发明实施例公开了一种安全芯片中数据加解密的方法及系统,包括:根据预设位宽值,将待处理数据切分成位宽为预设位宽值的X个数据切片序列;将所述X个数据切片序列送至加解密模块,通过加解密模块对X个数据切片序列进行加密处理或解密处理;其中,加解密模块和密钥均通过反熔丝查找表标准单元实现;若检测到加解密模块输出有效数据,则对连续输出X周期的数据切片进行采样。由于本实施例中的加解密模块由反熔丝查找表标准单元实现,在编程之后不具有可逆性,即使运用反向工程也无法破解反熔丝电路在编程之后的状态,因此,本实施例能防止芯片内部加密密钥和加解密电路被硬件木马或者方向工程等手段破解,保证了数据的安全性。
-
公开(公告)号:CN104268121A
公开(公告)日:2015-01-07
申请号:CN201410490702.2
申请日:2014-09-23
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明公开了一种超大规模芯片及其布局方法、访问寄存器的方法及系统,其中,布局方法包括:确定各个功能模块在芯片上的位置,以总的连线长度最短为原则,决定环上总控制模块和与各个功能模块关联的各子控制模块的连接顺序;将所述总控制模块的发送端口与一个子控制模块的接收端口连接,该子控制模块的发送端口与下一级子控制模块的接收端口连接,直到最后一个子控制模块的发送端口与所述总控制模块的接收端口连接,构造出一个囊括总控制模块和所有子控制模块的环,此外,基于该布局结构还提出了采用环形的方式实现对芯片的寄存器访问控制,本发明通过在环状的控制模块链上进行报文转发取代了直接的寄存器访问。
-
公开(公告)号:CN104038441A
公开(公告)日:2014-09-10
申请号:CN201410291447.9
申请日:2014-06-25
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L12/863
Abstract: 本发明公开了一种数据传输方法,应用于网络控制芯片,该方法包括:从所述网络控制芯片的数据接收接口每接收到一个报文,根据接收的报文的类型将其放入对应的虚信道;对不同虚信道内部的报文进行并行处理,处理完毕的报文送入该虚信道的输出缓存;对输出缓存非空的各虚信道进行调度选择,将选出的虚信道的处理完毕的报文从所述网络控制芯片的数据发送接口发送出去。本发明能够提高网络控制芯片对多节点网络中并发报文数据的处理能力,节省数据传输接口的耗费。本发明还公开了一种数据传输系统。
-
公开(公告)号:CN103986798A
公开(公告)日:2014-08-13
申请号:CN201410198446.X
申请日:2014-05-12
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L29/12
Abstract: 本发明公开了一种实现系统地址映射的方法及装置,包括:确定多节点网络系统的地址空间类型及每一类型的地址空间的最小粒度划分;根据多节点网络系统所有可支持系统的规模及系统地址的配置要求,确定统一的固定地址宽度;通过每一类型的地址空间的最小粒度划分及统一的固定地址宽度获得每一类型的地址空间的寄存器位数信息;根据每一类型的地址空间的寄存器位数信息及相应的地址空间的上下界有效地址进行系统地址映射。本发明通过各多节点网络的最小粒度划分各固定地址宽度获取寄存器位数信息,根据寄存器位数信息及多节点网络系统相应的地址空间的上下界有效地址进行系统地址映射,简化了系统地址映射的流程,提高了系统的工作效率。
-
-
-
-