-
公开(公告)号:CN107578095A
公开(公告)日:2018-01-12
申请号:CN201710777736.3
申请日:2017-09-01
Applicant: 中国科学院计算技术研究所
IPC: G06N3/06
Abstract: 本发明提供一种神经网络计算装置以及包含该计算装置的处理器。该计算装置包括脉动阵列处理单元和主处理器,所述主处理器用于控制神经网络中的计算元素向所述脉动阵列处理单元的装载以及在所述脉动阵列处理单元中的传递,所述脉动阵列处理单元由多个处理单元构成,每个处理单元对接收的计算元素执行相关运算和/或将接收到的计算元素传递给下一个处理单元,其中,所述计算元素包括神经元数据和对应的权重值。利用本发明的计算装置能够加快神经网络的计算速度并降低计算过程中对带宽的需求。
-
公开(公告)号:CN107203808A
公开(公告)日:2017-09-26
申请号:CN201710323924.9
申请日:2017-05-08
Applicant: 中国科学院计算技术研究所
IPC: G06N3/063
CPC classification number: G06N3/063
Abstract: 本发明提供一种二值卷积装置及相应的二值卷积神经网络处理器,所述二值卷积装置包括:XNOR门,其以所采用的卷积核中的元素与待卷积数据中的相应元素作为其输入,其中所述卷积核中的元素与所述待卷积数据中的相应元素均为二值形式;累加装置,其将所述XNOR门的输出作为其输入,用于对所述XNOR门的输出进行累加,以输出二值卷积的结果。根据本发明的技术方案,可以在运算过程中减少进行计算的数据的位宽,达到提高运算效率、降低存储容量及能耗的效果。
-
公开(公告)号:CN107153873A
公开(公告)日:2017-09-12
申请号:CN201710316252.9
申请日:2017-05-08
Applicant: 中国科学院计算技术研究所
IPC: G06N3/063
CPC classification number: G06N3/063
Abstract: 本发明提供一种二值卷积神经网络处理器,包括:待计算数据存储装置,用于存储二值形式的待卷积数据的元素以及二值形式的卷积核元素;二值卷积装置,用于对所述二值形式的卷积核元素及所述二值形式的待卷积数据中相应的元素进行二值卷积操作;数据调度装置,用于将所述卷积核元素与所述待卷积数据中相应的元素载入所述二值卷积装置;池化装置,用于对卷积所获得的结果进行池化处理;以及归一化装置,用于对经过池化的结果进行归一化操作。
-
公开(公告)号:CN107103358A
公开(公告)日:2017-08-29
申请号:CN201710182534.4
申请日:2017-03-24
Applicant: 中国科学院计算技术研究所
IPC: G06N3/063
CPC classification number: G06N3/063
Abstract: 本发明涉及一种基于自旋转移力矩磁存储器的神经网络处理方法和系统,其中包括以下步骤:步骤S1,从存储单元读取需要执行的操作指令,并根据该操作指令将待计算的输入数据写入该存储单元,并生成控制信号;步骤S2,从该存储单元中获取该输入数据,结合该控制信号执行神经网络计算中的计算操作,产生中间计算数据和最终计算数据,并存入该存储单元;其中该存储单元存储介质为多层自旋转移力矩磁存储器。本发明针可在保证神经网络计算精度同时,降低片上资源开销及能量损耗。
-
公开(公告)号:CN107017016A
公开(公告)日:2017-08-04
申请号:CN201710202202.8
申请日:2017-03-30
Applicant: 中国科学院计算技术研究所
IPC: G11C11/406 , G06F21/55
CPC classification number: G11C11/406 , G06F21/556
Abstract: 本发明提出一种防时序侧通道攻击的内存刷新控制方法及装置,涉及计算机存储器安全技术领域,该方法包括设置刷新干扰机制,其中设置干扰范围为M毫秒,所述刷新干扰机制将在时刻tn时的所述DRAM中初始刷新操作RFn随机地提前或推迟时间m0,以使所述初始刷新操作RFn的发送时刻为tn±m0,m0≤M。本发明只是将原有的刷新操作进行随机,并不减少总的刷新数目,对内存系统性能几乎不会有影响,同时能够将干扰后的请求完成时间序列相似度降低到2%以下,有效地保护了共享内存控制器的时序信道。
-
公开(公告)号:CN106650924A
公开(公告)日:2017-05-10
申请号:CN201610970218.9
申请日:2016-10-27
Applicant: 中国科学院计算技术研究所
CPC classification number: G06N3/063 , G06F7/575 , G06F9/3001 , G06F9/3895 , G06F15/7814 , G06F15/7817
Abstract: 本发明提出一种基于时间维和空间维数据流压缩的处理器、设计方法、芯片,该处理器包括至少一个存储单元,用于存储操作指令与参与计算的数据;至少一个存储单元控制器,用于对所述存储单元进行控制;至少一个计算单元,用于执行神经网络的计算操作;控制单元,与所述存储单元控制器与所述计算单元相连,用于经由所述存储单元控制器获得所述存储单元存储的指令,并且解析所述指令以控制所述计算单元;计算单元阵列,所述计算单元阵列由m*n个所述计算单元组成,每个所述计算单元完成数据与神经网络权重的卷积运算;至少一个权重检索单元,用于对权重进行检索,其中每个所述权重检索单元与所述计算单元相连,保证具有压缩格式的权重在时间维和空间维数据流压缩下可与对应数据正确计算。
-
公开(公告)号:CN105184366A
公开(公告)日:2015-12-23
申请号:CN201510587534.3
申请日:2015-09-15
Applicant: 中国科学院计算技术研究所
IPC: G06N3/063
Abstract: 本发明提供一种时分复用的通用神经网络处理器,包括:至少一个存储单元(100),用于存储指令和数据;至少一个存储单元控制器(101),其中每个存储单元控制器(101)与至少一个存储单元(100)中的一个相对应并对相应的存储单元(100)进行访问;至少一个算术逻辑单元(103),用于执行神经网络计算;以及控制单元(102),与至少一个存储单元控制器(101)和至少一个算术逻辑单元(103)相连以经由至少一个存储单元控制器(101)获得至少一个存储单元(100)存储的指令,并且解析该指令以控制至少一个算术逻辑单元(103)执行计算。本发明提供的神经网络处理器通用性较强,适用于计算大规模神经网络。
-
公开(公告)号:CN119849422A
公开(公告)日:2025-04-18
申请号:CN202411879483.7
申请日:2024-12-19
Applicant: 中国科学院计算技术研究所
IPC: G06F30/394
Abstract: 本发明提供了一种用于设计芯粒系统的基板布局的方法,包括:获取待布局的各个芯粒的尺寸、基板可布局区域的尺寸、每个芯粒上的各个引脚和基板上的各个端口构成的接口集合、接口集合中各个接口的连接关系以及各个引脚在芯粒上的位置,用于初始化基板布局并以最小化布线的总线长为优化目标进行布局调整,得到第一布局结果;以最小化布局密度和接口间布线的总线长的加权和为优化目标,对第一布局结果进行全局布局优化,得到第二布局结果;对第二布局结果进行调整,使布局符合芯粒间的布局合理性约束,得到第三布局结果,其中,第一至第三布局结果中的每个布局结果包括设于基板的可布局区域内的各个芯粒的布设位置以及各个端口的布设位置。
-
公开(公告)号:CN114758021B
公开(公告)日:2024-11-05
申请号:CN202210249374.1
申请日:2022-03-14
Applicant: 中国科学院计算技术研究所
IPC: G06T11/00 , G06N3/0475 , G06N3/0464 , G06N3/045 , G06N3/084
Abstract: 本发明提出一种基于生成对抗网络的地表图像生成方法,包括:获取原始地表图像,生成原始数据集、纹理数据集和框架数据集;构建纹理生成网络,以该纹理数据集对该纹理生成网络进行训练;构建框架生成网络,以该框架数据集对该框架生成网络进行训练;将该纹理生成网络的第一生成器嵌入该框架生成网络的第二生成器,以获得地表图像生成网络,以该原始数据集对该地表图像生成网络进行训练;以该地表图像生成网络的生成器为地表图像生成模型进行地表图像生成。还提出一种基于生成对抗网络的地表图像生成系统,以及一种数据处理装置。
-
公开(公告)号:CN118502900A
公开(公告)日:2024-08-16
申请号:CN202410632248.3
申请日:2024-05-21
Applicant: 中国科学院计算技术研究所
Abstract: 本发明提出一种多核神经矢量检索硬件加速器及其调度方法,该加速器包含:子加速器堆,包含多个子加速器,用于执行计算任务;调度控制模块,与该子加速器堆耦接,配置为执行一调度程序,将每一计算任务匹配到合适的子加速器上执行。其能够满足神经向量检索多任务系统的实时性与高硬件利用率,提高用户的使用体验以及降低硬件加速器的成本。
-
-
-
-
-
-
-
-
-