-
公开(公告)号:CN104639270A
公开(公告)日:2015-05-20
申请号:CN201510069711.9
申请日:2015-02-10
Applicant: 东南大学
IPC: H04B17/318
Abstract: 本发明公开了一种具有工艺稳定性的CMOS集成接收信号强度指示器,该接收信号强度指示器包含五个限幅放大器组成的限幅放大器链、六个偏置电流受控的全波整流器、电流源产生器以及第一至第二电阻和第一至第二N型金属氧化物晶体管组成的二阶低通网络;电流源控制器给电流受控的全波整流器提供与第一电阻成反比的偏置电流;使得在输入未饱和的情况下整流器的输出电流也与第一电阻成反比;所以最终在第一电阻上的电压不受电阻变化的影响;第一至第二N型金属氧化物晶体管的漏极和源极同时接地作为电容使用;在CMOS工艺中电阻往往受工艺变化影响很大,但是该CMOS集成接收信号强度指示器的输出对工艺变化具有较强的抑制能力。
-
公开(公告)号:CN104639167A
公开(公告)日:2015-05-20
申请号:CN201510059167.X
申请日:2015-02-04
Applicant: 东南大学
IPC: H03M1/12
Abstract: 本发明公开了一种应用于低功耗Pipeline ADC的比较器,相对于传统AB类和传统动态四输入比较器,在不增加额外版图面积的前提下,增加了控制比较器预放大电路偏置电压的辅助电路,所述辅助电路由两个NMOS开关组成,在两相非交叠时钟信号控制下工作。该辅助电路的目的在于,通过控制比较器预放大电路的偏置电压,控制预比较器在复位相和比较相的电流,使得比较器预放大电路在复位相无电流通过,而在比较相加以适当的偏置电压正常工作,从而减小比较器工作周期的平均电流。相比于传统的比较器,本案提出的比较器具有功耗低,特别适用于低功耗Pipeline ADC。
-
公开(公告)号:CN104617970A
公开(公告)日:2015-05-13
申请号:CN201510066420.4
申请日:2015-02-10
Applicant: 东南大学
IPC: H04B1/16
CPC classification number: H04B1/16
Abstract: 本发明公开一种全集成抗阻塞射频接收前端架构,包括阻塞信号滤波级和下混频级。其中阻塞信号滤波级是一个前馈结构,主支路和前馈支路采用电路结构相同的低噪声放大器以实现匹配。此外,前馈支路利用无源混频器对阻抗具有在频域的搬移特性,在射频本振处产生一个带阻滤波器以滤除有用信号,然后将得到的阻塞信号与主支路的阻塞信号相减,得到射频有用信号。因为在两个低噪声放大器之后直接将阻塞信号滤除,不会对其他电路造成影响,所以避免了带来其他的非理想因素。其后接无源混频器实现下混频,得到中频有用信号。
-
公开(公告)号:CN104617904A
公开(公告)日:2015-05-13
申请号:CN201510061730.7
申请日:2015-02-05
Applicant: 东南大学
IPC: H03G3/20
Abstract: 本发明公开了一种基于数字RSSI检测的自动增益控制电路及其控制方法,输入信号首先经过模拟的可编程增益放大器以一定的增益模式放大,放大后的模拟信号经过模数转换器转换为数字信号,再经过RSSI检测模块检测得到当前输出信号的强度Yout,然后通过增益控制模块确定增益模式并反馈到可编程增益放大器的增益控制端,实现增益的调节。采用此种RSSI检测方式,能够在输入信号发生变化的时候做出快速响应,另外对数字硬件电路的资源消耗少;自动增益控制的实现是根据当前的增益模式、检测到的RSSI信号进行,能够较快速调整到合适的增益模式;本发明的基于数字RSSI检测的自动增益控制电路响应快速、增益控制准确。
-
公开(公告)号:CN104601180A
公开(公告)日:2015-05-06
申请号:CN201510073415.6
申请日:2015-02-11
Applicant: 东南大学
IPC: H03M13/29
CPC classification number: H03M13/29
Abstract: 本发明公开了一种基于扩展汉明码的二维乘积码编码装置及编码方法。该编码装置包括:信息输入缓存模块、编码信息存储电路模块、子码编码逻辑电路模块、编码控制电路模块,子码编码逻辑电路模块包括:可重构行码编码运算电路和可重构列码编码运算电路。该装置通过采用寄存器组进行信息存储,再利用编码运算电路模块进行二维乘积编码,同时通过编码控制电路模块对每个时序进行控制使得行、列编码同步进行以及在编码信息输出的同时进行双重校验位的生成,大大降低了编码延时,提高编码电路的吞吐率。
-
公开(公告)号:CN103281093B
公开(公告)日:2015-05-06
申请号:CN201210576146.1
申请日:2012-12-27
Applicant: 东南大学
Abstract: 本发明公开了一种基于眼图的判别I/Q不平衡扰值类型的方法,将待测发射机模块的I/Q两路信号分别接至眼图测量仪器如矢量信号分析仪、示波器等,从而分别获得IQ两路信号的眼图,将在仪器上获得的I/Q两路信号的眼图与理想的参考眼图做比较,即可判别出影响眼图发生变化的I/Q扰值种类。本发明提出的测量方案是基于比较眼图的图像来判别扰值的,这个判别眼图图像的过程可以通过在PC机上进行图像对比实现,亦可以人工判别,方法简单,易于实现。
-
公开(公告)号:CN103078593B
公开(公告)日:2015-05-06
申请号:CN201210591261.6
申请日:2012-12-31
Applicant: 东南大学
IPC: H03D7/16
Abstract: 本发明公开了一种低电源电压下高转换增益无源混频器,该混频器包含输入跨导放大级、开关混频级和输出跨阻放大级。输入跨导级采用推挽跨导结构,为了满足0.6V电源电压的要求,提出了一种基于两级共源放大器的共模负反馈电路,使得跨导级共模偏置电压等于一个固定的栅源电压。开关混频级对跨导放大级输出的射频电流进行调制,经过低通滤波输出中频电流信号;输出跨阻放大级吸收开关混频级输出的中频电流并进行镜像输出,最终在负载电阻上得到中频输出电压。同时提出了低电源电压下的跨阻放大器,该跨阻放大器基于负反馈结构,实现输出中频频段内的低输入阻抗,提高了电流利用效率和端口隔离度。该混频器结构功耗低、转换增益高、端口隔离度好。
-
公开(公告)号:CN102663326B
公开(公告)日:2015-02-18
申请号:CN201210063915.8
申请日:2012-03-12
Applicant: 东南大学
Abstract: 一种用于SoC的数据安全加密模块,包括控制器单元、状态机单元、密钥管理单元、加密单元、解密单元和身份验证单元;本数据安全加密模块的功能实现包括:硬件部分和软件代码;利用硬件编程语言编写模块硬件代码,实现模块的功能;利用软件编程语言编写软件程序,由控制模块运行,来对功能和数据寄存器进行赋值,完成数据安全加密模块的初始化,实现控制模块功能。
-
公开(公告)号:CN104270150A
公开(公告)日:2015-01-07
申请号:CN201410476642.9
申请日:2014-09-17
Applicant: 东南大学
IPC: H03M1/12
Abstract: 本发明公开了一种应用于流水线模数转换器的高速低功耗基准电压输出缓冲器,包括缓冲器反馈运放、共模反馈电路、输出缓冲器和电阻分压电路;电阻分压电路包括分压反馈运放、串联分压电阻和反馈尾电流管;输出缓冲器包括缓冲器和镜像电路;缓冲器反馈运放具有互补输入结构,缓冲器反馈运放与共模反馈电路相结合形成一个全差分运放,为正/负参考电平支路提供反馈回路,且将两个支路的尾电流合并。本发明在现有基准电压输出缓冲器基础上,对缓冲器反馈运放进行改进,通过互补型的输入结构,同时输入两个分压电路提供的参考电平以及两个反馈电平,将两个双输入单输出运放替换成经改进的全差分运放,且只使用一个缓冲器,节省了功耗以及芯片面积。
-
公开(公告)号:CN104092459A
公开(公告)日:2014-10-08
申请号:CN201410359897.7
申请日:2014-07-25
Applicant: 东南大学
IPC: H03L7/099
Abstract: 一种带有自动频率控制电路的快速锁定锁频环,包括自动频率控制电路和锁频环路,所述锁频环路包括放大器、第一开关、第二开关、压控振荡器、缓冲器、N分频器、频率电压转换器;所述自动频率控制电路包括电压比较器和逻辑控制电路;初始时,所述逻辑控制电路输出使能信控制第一开关断开、第二开关闭合,电路属于开环状态,锁频环首先进行粗选频,根据电压比较器的输出m控制逻辑输出控制字的增减来选择合适的子频带,然后锁频环进行细选频,所述逻辑控制电路输出使能信号控制第一开关闭合、第二开关断开,电路进入闭环状态,所述锁频环路根据输入所述放大器的信号完成目标频率锁定,此种工作方式使得本发明具有快速锁定的优点。
-
-
-
-
-
-
-
-
-