一种适用于高速模数转换器的低延时比较器

    公开(公告)号:CN105763192B

    公开(公告)日:2019-06-25

    申请号:CN201610068639.2

    申请日:2016-02-01

    Applicant: 东南大学

    Abstract: 本发明公开了一种适用于高速模数转换器的低延时比较器,包括两级可再生比较电路,第一级可再生比较电路包括输入电路、复位电路和第一可再生电路,第二级可再生比较电路包括比较复位电路和第二可再生电路。相对于传统可再生动态比较器和传统双尾电流动态比较器,本发明在不增加额外版图面积的前提下,改进了电路结构。经过改进的新电路结构,通过两级可再生比较电路形成正反馈,减小了比较器的延时,同时隔离了输入对管与敏感节点,减小了敏感节点对于输入端产生的回踢噪声。相比于传统双尾电流动态比较器,本案提出的两级可再生动态比较器具有延迟时间短失调误差小的特点,特别适用于高速模数转换系统。

    一种适用于流水线型模数转换器的多路采样栅压自举开关

    公开(公告)号:CN104270153A

    公开(公告)日:2015-01-07

    申请号:CN201410477991.2

    申请日:2014-09-18

    Applicant: 东南大学

    Abstract: 本发明公开了一种适用于流水线型模数转换器的多路采样栅压自举开关,相对于传统的栅压自举开关,在原有的一个时钟倍乘电路和一个栅压自举电路的基础上,另外增加了栅压自举电路,并对应设置了采样开关,同时增加的栅压自举电路与原有的栅压自举电路共用时钟倍乘电路;这样相对于原先的多个分离的栅压自举开关节约了一定面积,同时也保证了各路时钟的同时性,可以实现多路差分信号同时采样。

    一种逐次逼近型模数转换器及其转换方法

    公开(公告)号:CN104124973A

    公开(公告)日:2014-10-29

    申请号:CN201410392204.4

    申请日:2014-08-11

    Applicant: 东南大学

    Abstract: 本发明公开了一种逐次逼近型模数转换器及其转换方法,其开关电容网络包括比输出二进制编码数量少一个的电容对,通过对开关的时序全新安排及在电容阵列最低位电容处引入共模电平Vcm,省去了传统逐次逼近型模数转换器开关电容网络中的补偿电容,达到了N-1个电容对实现分辨率为N位的效果,并较传统逐次逼近型模数转换器少了最高位和次高位两个电容对,整个开关电容网络总电容也降低75%。随着电容的减小,充放电电流也相应减小,从而降低了整体功耗,并且也减少了芯片面积,提高了经济效益。转换过程中,比较器输入端的共模电压变化量与传统结构相比,仅为共模抖动非常小。

    一种应用于低功耗PipelineADC的比较器

    公开(公告)号:CN104639167A

    公开(公告)日:2015-05-20

    申请号:CN201510059167.X

    申请日:2015-02-04

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于低功耗Pipeline ADC的比较器,相对于传统AB类和传统动态四输入比较器,在不增加额外版图面积的前提下,增加了控制比较器预放大电路偏置电压的辅助电路,所述辅助电路由两个NMOS开关组成,在两相非交叠时钟信号控制下工作。该辅助电路的目的在于,通过控制比较器预放大电路的偏置电压,控制预比较器在复位相和比较相的电流,使得比较器预放大电路在复位相无电流通过,而在比较相加以适当的偏置电压正常工作,从而减小比较器工作周期的平均电流。相比于传统的比较器,本案提出的比较器具有功耗低,特别适用于低功耗Pipeline ADC。

    一种应用于低功耗Pipeline ADC的比较器

    公开(公告)号:CN104639167B

    公开(公告)日:2018-01-16

    申请号:CN201510059167.X

    申请日:2015-02-04

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于低功耗Pipeline ADC的比较器,相对于传统AB类和传统动态四输入比较器,在不增加额外版图面积的前提下,增加了控制比较器预放大电路偏置电压的辅助电路,所述辅助电路由两个NMOS开关组成,在两相非交叠时钟信号控制下工作。该辅助电路的目的在于,通过控制比较器预放大电路的偏置电压,控制预比较器在复位相和比较相的电流,使得比较器预放大电路在复位相无电流通过,而在比较相加以适当的偏置电压正常工作,从而减小比较器工作周期的平均电流。相比于传统的比较器,本案提出的比较器具有功耗低,特别适用于低功耗Pipeline ADC。

    一种适用于高速模数转换器的低延时比较器

    公开(公告)号:CN105763192A

    公开(公告)日:2016-07-13

    申请号:CN201610068639.2

    申请日:2016-02-01

    Applicant: 东南大学

    CPC classification number: H03M1/12

    Abstract: 本发明公开了一种适用于高速模数转换器的低延时比较器,包括两级可再生比较电路,第一级可再生比较电路包括输入电路、复位电路和第一可再生电路,第二级可再生比较电路包括比较复位电路和第二可再生电路。相对于传统可再生动态比较器和传统双尾电流动态比较器,本发明在不增加额外版图面积的前提下,改进了电路结构。经过改进的新电路结构,通过两级可再生比较电路形成正反馈,减小了比较器的延时,同时隔离了输入对管与敏感节点,减小了敏感节点对于输入端产生的回踢噪声。相比于传统双尾电流动态比较器,本案提出的两级可再生动态比较器具有延迟时间短失调误差小的特点,特别适用于高速模数转换系统。

Patent Agency Ranking