-
公开(公告)号:CN105144086A
公开(公告)日:2015-12-09
申请号:CN201380062283.6
申请日:2013-06-27
Applicant: 英特尔公司
Inventor: P·纳凡兹 , G·N·斯里尼瓦萨 , E·高巴托夫 , D·R·萨巴瑞迪 , M·奈克 , A·纳韦 , A·帕拉哈卡兰 , E·威斯曼 , D·A·考法蒂 , P·布莱特 , S·D·哈恩 , A·J·赫德瑞奇 , I·M·索迪 , G·康纳 , R·J·芬格 , B·E·贝格比 , A·D·亨罗伊德
CPC classification number: G06F9/3891
Abstract: 描述了异构处理器架构。例如,根据本发明的一个实施例的处理器包括:大型物理处理器核的集合;小型物理处理器核的集合,这些小型物理处理器核具有相对于大型物理处理器核的相对较低的性能处理能力和相对较低的功率使用;虚拟到物理(V-P)映射逻辑,用于通过虚拟核的对应集合将大型物理处理器核的集合暴露给软件,并且对该软件隐藏小型物理处理器核的集合。
-
公开(公告)号:CN105144082A
公开(公告)日:2015-12-09
申请号:CN201280077266.5
申请日:2012-12-28
Applicant: 英特尔公司
Inventor: D·R·萨巴瑞迪 , G·N·斯里尼瓦萨 , D·A·考法蒂 , S·D·哈恩 , M·奈克 , P·纳凡兹 , A·帕拉哈卡兰 , E·高巴托夫 , A·纳韦 , I·M·索迪 , E·威斯曼 , P·布莱特 , G·康纳 , R·J·芬格
CPC classification number: G06F9/3885 , G06F9/5094 , Y02D10/22
Abstract: 处理器包括支持不同的核类型的多个逻辑核的多个物理核,其中核类型包括大核类型和小核类型。多线程应用程序包括由逻辑核的第一子集在第一时隙并发地执行的多个软件线程。基于从监测在第一时隙执行收集到的数据,处理器选择逻辑核的第二子集,用于软件线程在第二时隙的并发执行。第二子集中的每一个逻辑核都具有匹配软件线程中的一个的特征的一种核类型。
-
公开(公告)号:CN104813294A
公开(公告)日:2015-07-29
申请号:CN201380059888.X
申请日:2013-06-20
Applicant: 英特尔公司
IPC: G06F12/10
CPC classification number: G06F9/3861 , G06F9/30054 , G06F9/30189 , G06F9/3881
Abstract: 处理器包括:执行逻辑,用于执行第一线程,该第一线程包括用于调用加速器命令的加速器调用指令;加速器,用于响应于加速器命令执行加速器线程,该加速器用于将与加速器线程相关联的状态数据存储在存储器中的应用存储器区中,其中,在执行所述加速器线程之前,该加速器用于锁定转换后备缓冲器(TLB)中的与加速器线程相关联的多个条目以防止否则可能导致的异常。
-
公开(公告)号:CN100424634C
公开(公告)日:2008-10-08
申请号:CN200610100782.1
申请日:2006-06-30
Applicant: 英特尔公司
CPC classification number: G06F1/3203 , G06F1/3234 , G06F1/325 , G06F9/30083
Abstract: 本发明提供了一种生成执行指令的装置、系统和方法。一种根据本发明设备,包括:控制器,用于将所述存储器访问指令的地址数据与表示一个或多个预定执行指令的一个或多个存储器地址的组的预定地址数据进行比较;和指令生成器,用于选择性地生成执行指令,其中当所述存储器访问指令的地址数据和所述存储器地址之一的地址数据相匹配时,所述指令生成器生成预定可执行格式的执行指令。
-
公开(公告)号:CN1993669A
公开(公告)日:2007-07-04
申请号:CN200580025704.3
申请日:2005-07-15
Applicant: 英特尔公司
IPC: G06F1/32
CPC classification number: G06F1/3203 , G06F1/324 , G06F1/3296 , Y02D10/126 , Y02D10/172
Abstract: 管理电源的系统和方法用于从第一处理器核发出第一操作要求以及从第二处理器核发出第二操作要求。在一实施例中,操作要求能取决于当前对软件最为重要的因素来反映电源策略或性能策略。硬件协调逻辑用于协调共享资源设置与操作要求。该硬件协调逻辑还能基于该操作要求协调共享资源设置与第一和第二处理器核的独立资源设置。
-
-
-
-