-
公开(公告)号:CN104781803B
公开(公告)日:2018-06-15
申请号:CN201280076824.6
申请日:2012-12-26
Applicant: 英特尔公司
Inventor: M·奈克 , G·N·斯里尼瓦萨 , A·纳韦 , I·M·索迪 , P·纳凡兹 , E·高巴托夫 , E·威斯曼 , A·D·亨罗伊德 , A·J·赫德瑞奇 , G·康纳 , S·D·哈恩 , P·布莱特 , D·A·考法蒂 , D·R·萨巴瑞迪 , A·帕拉哈卡兰
CPC classification number: G06F9/461 , G06F9/3851 , G06F9/4856 , G06F9/5094 , Y02D10/22
Abstract: 根据一个实施例,处理器包括:多个处理器核,用于执行多个线程;共享存储设备,通信地耦合至多个处理器核;功率控制单元(PCU),通信地耦合至多个处理器核,该PCU用于在不需要任何软件(SW)干预的情况下,确定是否应当将正在由第一处理器核执行的线程迁移到第二处理器核;以及迁移单元,响应于从PCU接收到迁移线程的指令,该迁移单元用于:将第一处理器核的架构状态的至少部分存储在共享存储设备中;并且在不需要任何SW干预的情况下,将该线程迁移到第二处理器核,使得该第二处理器核在SW不知晓的情况下,基于来自共享存储设备的架构状态,继续执行该线程。
-
公开(公告)号:CN104011621B
公开(公告)日:2016-12-14
申请号:CN201280063043.3
申请日:2012-12-05
Applicant: 英特尔公司
CPC classification number: G06F1/26 , G06F1/206 , G06F1/3206 , G06F1/3296 , Y02D10/16 , Y02D10/172
Abstract: 描述了包括增强的基于温度的电压控制的用于能效和节能的系统、装置和方法的实施例。在一个实施例中,装置包括处理器和耦合于该处理器的控制器。在一个实施例中,控制器接收对应于处理器的当前温度的温度测量。在一个实施例中,控制器还至少部分地基于温度测量和所述处理器的多个内部限制来确定对于正被施加给处理器的电压的调整,其中所确定的对电压的调整是基于处理器的工作频率和电压中的至少一项同温度之间的逆向温度依赖性关系的。在一个实施例中,控制器将所确定的对电压的调整提供给电压调节器接口。
-
公开(公告)号:CN105051678A
公开(公告)日:2015-11-11
申请号:CN201380062302.5
申请日:2013-06-19
Applicant: 英特尔公司
Inventor: P·纳凡兹 , G·N·斯里尼瓦萨 , E·高巴托夫 , D·R·萨巴瑞迪 , M·奈克 , A·纳韦 , A·帕拉哈卡兰 , E·威斯曼 , D·A·考法蒂 , P·布莱特 , S·D·哈恩 , A·J·赫德瑞奇 , R·艾耶 , N·赤特罗 , I·M·索迪 , G·康纳 , R·J·芬格
CPC classification number: G06F9/5044 , G06F9/45533 , G06F9/5077 , G06F9/5094 , G06F15/80 , Y02D10/22
Abstract: 描述了异构处理器架构。例如,根据本发明的一个实施例的处理器包括:具有第一处理特性的一个或多个物理处理器核的第一集合;具有不同于该第一处理特性的第二处理特性的一个或多个物理处理器核的第二集合;虚拟到物理(V-P)映射逻辑,用于将多个虚拟处理器暴露给软件,多个虚拟处理器对于软件就像是多个同构处理器核,该软件用于好像多个虚拟处理器是同构处理器核那样来将多个线程分配给多个虚拟处理器;其中,V-P映射逻辑用于将每一个虚拟处理器映射至物理处理器核的第一集合或物理处理器核的第二集合中的物理处理器,使得由软件分配给第一虚拟处理器的线程由从物理处理器的第一集合或第二集合被映射至第一虚拟处理器的物理处理器执行。
-
公开(公告)号:CN105144086A
公开(公告)日:2015-12-09
申请号:CN201380062283.6
申请日:2013-06-27
Applicant: 英特尔公司
Inventor: P·纳凡兹 , G·N·斯里尼瓦萨 , E·高巴托夫 , D·R·萨巴瑞迪 , M·奈克 , A·纳韦 , A·帕拉哈卡兰 , E·威斯曼 , D·A·考法蒂 , P·布莱特 , S·D·哈恩 , A·J·赫德瑞奇 , I·M·索迪 , G·康纳 , R·J·芬格 , B·E·贝格比 , A·D·亨罗伊德
CPC classification number: G06F9/3891
Abstract: 描述了异构处理器架构。例如,根据本发明的一个实施例的处理器包括:大型物理处理器核的集合;小型物理处理器核的集合,这些小型物理处理器核具有相对于大型物理处理器核的相对较低的性能处理能力和相对较低的功率使用;虚拟到物理(V-P)映射逻辑,用于通过虚拟核的对应集合将大型物理处理器核的集合暴露给软件,并且对该软件隐藏小型物理处理器核的集合。
-
公开(公告)号:CN105144082A
公开(公告)日:2015-12-09
申请号:CN201280077266.5
申请日:2012-12-28
Applicant: 英特尔公司
Inventor: D·R·萨巴瑞迪 , G·N·斯里尼瓦萨 , D·A·考法蒂 , S·D·哈恩 , M·奈克 , P·纳凡兹 , A·帕拉哈卡兰 , E·高巴托夫 , A·纳韦 , I·M·索迪 , E·威斯曼 , P·布莱特 , G·康纳 , R·J·芬格
CPC classification number: G06F9/3885 , G06F9/5094 , Y02D10/22
Abstract: 处理器包括支持不同的核类型的多个逻辑核的多个物理核,其中核类型包括大核类型和小核类型。多线程应用程序包括由逻辑核的第一子集在第一时隙并发地执行的多个软件线程。基于从监测在第一时隙执行收集到的数据,处理器选择逻辑核的第二子集,用于软件线程在第二时隙的并发执行。第二子集中的每一个逻辑核都具有匹配软件线程中的一个的特征的一种核类型。
-
公开(公告)号:CN104011625A
公开(公告)日:2014-08-27
申请号:CN201280063841.6
申请日:2012-11-15
Applicant: 英特尔公司
CPC classification number: G06F1/3296 , G06F1/3287 , Y02D10/171 , Y02D10/172
Abstract: 本发明的实施例涉及改进从计算机设备处理器核深断电中的离开等待时间。通过向驻留在处理器的临界状态寄存器内的常开保持器电路提供次级不间断电源,可在深断电模式期间维持处理器状态数据。当这些寄存器接收到指示处理器功率状态将要从活动处理器功率状态减少为零处理器功率状态的控制信号时,它们将临界状态数据从临界状态寄存器的锁存器写到被提供有不间断电源的保持器电路。然后,当寄存器接收到指示处理器的处理器功率状态将要增加回活动处理器功率状态的控制信号时,存储于保持器电路内的临界状态数据被写回临界状态寄存器的锁存器。
-
公开(公告)号:CN104011624A
公开(公告)日:2014-08-27
申请号:CN201280063695.7
申请日:2012-11-26
Applicant: 英特尔公司
IPC: G06F1/32
CPC classification number: G06F3/0625 , G06F1/3206 , G06F1/3278 , G06F1/3287 , G06F3/0634 , G06F3/0673 , Y02D10/157 , Y02D10/171
Abstract: 本发明描述了包括允许设备的自主的基于硬件的深度掉电的用于能效和节能的系统、装置和方法的实施例。在一个实施例中,系统包括设备、静态存储器、以及与该设备和该静态存储器耦合的功率控制单元。该系统还包括该功率控制单元的深度掉电逻辑,用于监视该设备的状态并且用于在该设备空闲时将该设备转换到深度掉电状态。在该系统中,该设备在深度掉电状态时比在空闲状态时消耗更少的功率。
-
公开(公告)号:CN105051678B
公开(公告)日:2019-01-29
申请号:CN201380062302.5
申请日:2013-06-19
Applicant: 英特尔公司
Inventor: P·纳凡兹 , G·N·斯里尼瓦萨 , E·高巴托夫 , D·R·萨巴瑞迪 , M·奈克 , A·纳韦 , A·帕拉哈卡兰 , E·威斯曼 , D·A·考法蒂 , P·布莱特 , S·D·哈恩 , A·J·赫德瑞奇 , R·艾耶 , N·赤特罗 , I·M·索迪 , G·康纳 , R·J·芬格
Abstract: 描述了异构处理器架构。例如,根据本发明的一个实施例的处理器包括:具有第一处理特性的一个或多个物理处理器核的第一集合;具有不同于该第一处理特性的第二处理特性的一个或多个物理处理器核的第二集合;虚拟到物理(V‑P)映射逻辑,用于将多个虚拟处理器暴露给软件,多个虚拟处理器对于软件就像是多个同构处理器核,该软件用于好像多个虚拟处理器是同构处理器核那样来将多个线程分配给多个虚拟处理器;其中,V‑P映射逻辑用于将每一个虚拟处理器映射至物理处理器核的第一集合或物理处理器核的第二集合中的物理处理器,使得由软件分配给第一虚拟处理器的线程由从物理处理器的第一集合或第二集合被映射至第一虚拟处理器的物理处理器执行。
-
公开(公告)号:CN104969182A
公开(公告)日:2015-10-07
申请号:CN201380059052.X
申请日:2013-06-25
Applicant: 英特尔公司
Inventor: E·高巴托夫 , A·纳韦 , I·M·索迪 , G·N·斯里尼瓦萨 , E·威斯曼 , G·康纳 , M·奈克 , R·J·芬格 , A·D·亨罗伊德 , D·R·萨巴瑞迪 , D·A·考法蒂 , P·纳凡兹
CPC classification number: G06F9/5094 , G06F1/206 , G06F1/3206 , Y02D10/16 , Y02D10/22
Abstract: 一个方面的处理器包括至少一个较低处理能力且较低功耗的物理计算元件和至少一个较高处理能力且较高功耗的物理计算元件。迁移性能受益评估逻辑将评估工作负荷从至少一个较低处理能力的计算元件向至少一个较高处理能力的计算元件的迁移的性能受益,并基于评估的性能受益,判断是否允许迁移。可用的能量和热预算评估逻辑将评估可用的能量和热预算,并如果迁移在可用的能量和热预算内,则判断允许迁移。当由迁移性能受益评估逻辑和可用的能量和热预算评估逻辑两者都允许时,工作负荷迁移逻辑将执行迁移。
-
公开(公告)号:CN104781803A
公开(公告)日:2015-07-15
申请号:CN201280076824.6
申请日:2012-12-26
Applicant: 英特尔公司
Inventor: M·奈克 , G·N·斯里尼瓦萨 , A·纳韦 , I·M·索迪 , P·纳凡兹 , E·高巴托夫 , E·威斯曼 , A·D·亨罗伊德 , A·J·赫德瑞奇 , G·康纳 , S·D·哈恩 , P·布莱特 , D·A·考法蒂 , D·R·萨巴瑞迪 , A·帕拉哈卡兰
CPC classification number: G06F9/461 , G06F9/3851 , G06F9/4856 , G06F9/5094 , Y02D10/22
Abstract: 根据一个实施例,处理器包括:多个处理器核,用于执行多个线程;共享存储设备,通信地耦合至多个处理器核;功率控制单元(PCU),通信地耦合至多个处理器核,该PCU用于在不需要任何软件(SW)干预的情况下,确定是否应当将正在由第一处理器核执行的线程迁移到第二处理器核;以及迁移单元,响应于从PCU接收到迁移线程的指令,该迁移单元用于:将第一处理器核的架构状态的至少部分存储在共享存储设备中;并且在不需要任何SW干预的情况下,将该线程迁移到第二处理器核,使得该第二处理器核在SW不知晓的情况下,基于来自共享存储设备的架构状态,继续执行该线程。
-
-
-
-
-
-
-
-
-