-
公开(公告)号:CN104781803B
公开(公告)日:2018-06-15
申请号:CN201280076824.6
申请日:2012-12-26
Applicant: 英特尔公司
Inventor: M·奈克 , G·N·斯里尼瓦萨 , A·纳韦 , I·M·索迪 , P·纳凡兹 , E·高巴托夫 , E·威斯曼 , A·D·亨罗伊德 , A·J·赫德瑞奇 , G·康纳 , S·D·哈恩 , P·布莱特 , D·A·考法蒂 , D·R·萨巴瑞迪 , A·帕拉哈卡兰
CPC classification number: G06F9/461 , G06F9/3851 , G06F9/4856 , G06F9/5094 , Y02D10/22
Abstract: 根据一个实施例,处理器包括:多个处理器核,用于执行多个线程;共享存储设备,通信地耦合至多个处理器核;功率控制单元(PCU),通信地耦合至多个处理器核,该PCU用于在不需要任何软件(SW)干预的情况下,确定是否应当将正在由第一处理器核执行的线程迁移到第二处理器核;以及迁移单元,响应于从PCU接收到迁移线程的指令,该迁移单元用于:将第一处理器核的架构状态的至少部分存储在共享存储设备中;并且在不需要任何SW干预的情况下,将该线程迁移到第二处理器核,使得该第二处理器核在SW不知晓的情况下,基于来自共享存储设备的架构状态,继续执行该线程。
-
公开(公告)号:CN105144086A
公开(公告)日:2015-12-09
申请号:CN201380062283.6
申请日:2013-06-27
Applicant: 英特尔公司
Inventor: P·纳凡兹 , G·N·斯里尼瓦萨 , E·高巴托夫 , D·R·萨巴瑞迪 , M·奈克 , A·纳韦 , A·帕拉哈卡兰 , E·威斯曼 , D·A·考法蒂 , P·布莱特 , S·D·哈恩 , A·J·赫德瑞奇 , I·M·索迪 , G·康纳 , R·J·芬格 , B·E·贝格比 , A·D·亨罗伊德
CPC classification number: G06F9/3891
Abstract: 描述了异构处理器架构。例如,根据本发明的一个实施例的处理器包括:大型物理处理器核的集合;小型物理处理器核的集合,这些小型物理处理器核具有相对于大型物理处理器核的相对较低的性能处理能力和相对较低的功率使用;虚拟到物理(V-P)映射逻辑,用于通过虚拟核的对应集合将大型物理处理器核的集合暴露给软件,并且对该软件隐藏小型物理处理器核的集合。
-
公开(公告)号:CN104969182A
公开(公告)日:2015-10-07
申请号:CN201380059052.X
申请日:2013-06-25
Applicant: 英特尔公司
Inventor: E·高巴托夫 , A·纳韦 , I·M·索迪 , G·N·斯里尼瓦萨 , E·威斯曼 , G·康纳 , M·奈克 , R·J·芬格 , A·D·亨罗伊德 , D·R·萨巴瑞迪 , D·A·考法蒂 , P·纳凡兹
CPC classification number: G06F9/5094 , G06F1/206 , G06F1/3206 , Y02D10/16 , Y02D10/22
Abstract: 一个方面的处理器包括至少一个较低处理能力且较低功耗的物理计算元件和至少一个较高处理能力且较高功耗的物理计算元件。迁移性能受益评估逻辑将评估工作负荷从至少一个较低处理能力的计算元件向至少一个较高处理能力的计算元件的迁移的性能受益,并基于评估的性能受益,判断是否允许迁移。可用的能量和热预算评估逻辑将评估可用的能量和热预算,并如果迁移在可用的能量和热预算内,则判断允许迁移。当由迁移性能受益评估逻辑和可用的能量和热预算评估逻辑两者都允许时,工作负荷迁移逻辑将执行迁移。
-
公开(公告)号:CN104781803A
公开(公告)日:2015-07-15
申请号:CN201280076824.6
申请日:2012-12-26
Applicant: 英特尔公司
Inventor: M·奈克 , G·N·斯里尼瓦萨 , A·纳韦 , I·M·索迪 , P·纳凡兹 , E·高巴托夫 , E·威斯曼 , A·D·亨罗伊德 , A·J·赫德瑞奇 , G·康纳 , S·D·哈恩 , P·布莱特 , D·A·考法蒂 , D·R·萨巴瑞迪 , A·帕拉哈卡兰
CPC classification number: G06F9/461 , G06F9/3851 , G06F9/4856 , G06F9/5094 , Y02D10/22
Abstract: 根据一个实施例,处理器包括:多个处理器核,用于执行多个线程;共享存储设备,通信地耦合至多个处理器核;功率控制单元(PCU),通信地耦合至多个处理器核,该PCU用于在不需要任何软件(SW)干预的情况下,确定是否应当将正在由第一处理器核执行的线程迁移到第二处理器核;以及迁移单元,响应于从PCU接收到迁移线程的指令,该迁移单元用于:将第一处理器核的架构状态的至少部分存储在共享存储设备中;并且在不需要任何SW干预的情况下,将该线程迁移到第二处理器核,使得该第二处理器核在SW不知晓的情况下,基于来自共享存储设备的架构状态,继续执行该线程。
-
公开(公告)号:CN104503830B
公开(公告)日:2018-05-22
申请号:CN201410098271.5
申请日:2014-03-17
Applicant: 英特尔公司
Inventor: E·威斯曼 , R·拉波波特 , M·米谢利 , H·沙菲 , O·伦茨 , J·W·布兰德特 , S·A·费舍尔 , B·L·托尔 , I·M·索迪 , A·纳韦 , G·N·斯里尼瓦萨 , A·V·乔保尔 , S·D·哈恩 , D·A·考法蒂 , R·J·芬格 , G·康纳 , E·高巴托夫 , M·奈克 , A·J·赫德瑞奇 , A·帕拉哈卡兰 , S·S·加哈吉达 , P·布莱特 , P·纳凡兹 , A·D·亨罗伊德 , D·R·萨巴瑞迪
CPC classification number: G06F9/4401 , G06F9/45558 , G06F9/5077 , G06F9/5094 , Y02D10/22 , Y02D10/36
Abstract: 描述了一组异构处理器架构和一种引导异构处理器的方法。根据一个实施例的处理器包括:一组大型物理处理器核;一组小型物理处理器核,相对于所示大型物理处理器核,该小型物理处理器核具有相对较低性能的处理能力和相对较低的功率使用;以及封装单元,用于启用自举处理器。自举处理器初始化同构物理处理器核,而异构处理器向系统固件接口呈现同构处理器的外观。
-
公开(公告)号:CN104503830A
公开(公告)日:2015-04-08
申请号:CN201410098271.5
申请日:2014-03-17
Applicant: 英特尔公司
Inventor: E·威斯曼 , R·拉波波特 , M·米谢利 , H·沙菲 , O·伦茨 , J·W·布兰德特 , S·A·费舍尔 , B·L·托尔 , I·M·索迪 , A·纳韦 , G·N·斯里尼瓦萨 , A·V·乔保尔 , S·D·哈恩 , D·A·考法蒂 , R·J·芬格 , G·康纳 , E·高巴托夫 , M·奈克 , A·J·赫德瑞奇 , A·帕拉哈卡兰 , S·S·加哈吉达 , P·布莱特 , P·纳凡兹 , A·D·亨罗伊德 , D·R·萨巴瑞迪
CPC classification number: G06F9/4401 , G06F9/45558 , G06F9/5077 , G06F9/5094 , Y02D10/22 , Y02D10/36
Abstract: 描述了一组异构处理器架构和一种引导异构处理器的方法。根据一个实施例的处理器包括:一组大型物理处理器核;一组小型物理处理器核,相对于所示大型物理处理器核,该小型物理处理器核具有相对较低性能的处理能力和相对较低的功率使用;以及封装单元,用于启用自举处理器。自举处理器初始化同构物理处理器核,而异构处理器向系统固件接口呈现同构处理器的外观。
-
公开(公告)号:CN105103122B
公开(公告)日:2018-09-18
申请号:CN201380062284.0
申请日:2013-06-25
Applicant: 英特尔公司
Inventor: P·纳凡兹 , G·N·斯里尼瓦萨 , E·高巴托夫 , D·R·萨巴瑞迪 , M·奈克 , A·纳韦 , A·帕拉哈卡兰 , E·威斯曼 , D·A·考法蒂 , P·布莱特 , S·D·哈恩 , A·J·赫德瑞奇 , G·康纳 , R·J·芬格 , B·E·贝格比 , A·D·亨罗伊德
Abstract: 描述了异构处理器架构。例如,根据本发明的一个实施例的处理器包括:两个或更多小型物理处理器核的集合;至少一个大型物理处理器核,具有相对于小型物理处理器核的相对较高性能的处理能力和相对较高的功率使用;虚拟到物理V‑P映射逻辑,用于通过虚拟核的对应集合将两个或更多小型物理处理器核的集合暴露给软件并且对该软件隐藏至少一个大型物理处理器核。
-
公开(公告)号:CN105144086B
公开(公告)日:2018-03-09
申请号:CN201380062283.6
申请日:2013-06-27
Applicant: 英特尔公司
Inventor: P·纳凡兹 , G·N·斯里尼瓦萨 , E·高巴托夫 , D·R·萨巴瑞迪 , M·奈克 , A·纳韦 , A·帕拉哈卡兰 , E·威斯曼 , D·A·考法蒂 , P·布莱特 , S·D·哈恩 , A·J·赫德瑞奇 , I·M·索迪 , G·康纳 , R·J·芬格 , B·E·贝格比 , A·D·亨罗伊德
CPC classification number: G06F9/3891
Abstract: 描述了异构处理器架构。例如,根据本发明的一个实施例的处理器包括:大型物理处理器核的集合;小型物理处理器核的集合,这些小型物理处理器核具有相对于大型物理处理器核的相对较低的性能处理能力和相对较低的功率使用;虚拟到物理(V‑P)映射逻辑,用于通过虚拟核的对应集合将大型物理处理器核的集合暴露给软件,并且对该软件隐藏小型物理处理器核的集合。
-
公开(公告)号:CN105103122A
公开(公告)日:2015-11-25
申请号:CN201380062284.0
申请日:2013-06-25
Applicant: 英特尔公司
Inventor: P·纳凡兹 , G·N·斯里尼瓦萨 , E·高巴托夫 , D·R·萨巴瑞迪 , M·奈克 , A·纳韦 , A·帕拉哈卡兰 , E·威斯曼 , D·A·考法蒂 , P·布莱特 , S·D·哈恩 , A·J·赫德瑞奇 , G·康纳 , R·J·芬格 , B·E·贝格比 , A·D·亨罗伊德
IPC: G06F9/44
CPC classification number: G06F9/45558 , G06F9/3885 , G06F9/5077 , G06F2009/4557
Abstract: 描述了异构处理器架构。例如,根据本发明的一个实施例的处理器包括:两个或更多小型物理处理器核的集合;至少一个大型物理处理器核,具有相对于小型物理处理器核的相对较高性能的处理能力和相对较高的功率使用;虚拟到物理(V-P)映射逻辑,用于通过虚拟核的对应集合将两个或更多小型物理处理器核的集合暴露给软件并且对该软件隐藏至少一个大型物理处理器核。
-
-
-
-
-
-
-
-