-
公开(公告)号:CN1761153B
公开(公告)日:2010-05-05
申请号:CN200510086788.3
申请日:2005-11-04
Applicant: 清华大学
Abstract: 高速低功耗主从型D触发器属于D触发器技术领域,其特征在于:它由驱动和触发两部分电路级联构成,驱动电路包括传输门及受其控制的钟控反相电路和一个反相器,触发电路是一个受控于钟控反相电路的差分结构触发器。传输门由时钟信号控制通断:高时关断,低时打开;高电平输入信号在传输门打开时送入触发器,等到下一个高电平时钟信号时,传输门关断通过导通钟控反相电路来保持电位,同时触发器翻转。本发明第二级采用差分输入,可增强触发器的抗噪声性能。
-
公开(公告)号:CN1770635B
公开(公告)日:2010-04-14
申请号:CN200510116691.2
申请日:2005-10-28
Applicant: 清华大学
Abstract: 本发明涉及一种预置值流水线结构相位累加器,属于集成电路相位累加器设计技术领域。该累加器由N-1个预置值相位累加器、N-1个D触发器、一个N0比特累加器和一个K比特D触发器单元构成一个N级预置值流水线结构相位累加器;第一级累加器和N-1个预置值累加器的输入端分别与M位频率控制字分成的N路输入数字信号之中的一路相连,N-1个预置值累加器的另一输入端分别与频率控制字变化控制信号相连,N-1个D触发器分别连接在相邻的两个累加器的进位输入端和进位输出端之间,K比特D触发器单元的输入端与第二级的预置值相位累加器累加和输出端相连。
-
公开(公告)号:CN101320975B
公开(公告)日:2010-04-14
申请号:CN200810114513.X
申请日:2008-06-06
Applicant: 清华大学
Inventor: 克兵格·赛客帝·玻梅 , 乔飞 , 杨华中
Abstract: 基于时间域的超低功耗比较器属于超低功耗模拟数字转换器技术领域,其特征在于,在现有的电压-时间转换器VTC的基础上,用一个受时钟控制信号CCLK的反相信号CLKN,以及参考输出的反馈信号来控制或非门NOR1,使电容C1、电容C2的不同速度的放电过程快速中断,以降低能耗,相应地提高了比较器的工作速度。
-
公开(公告)号:CN101667838A
公开(公告)日:2010-03-10
申请号:CN200910092250.1
申请日:2009-09-08
Applicant: 清华大学
Abstract: 一种优化非规则LDPC码校验矩阵列重分布的仿真方法,属于分组信道编码技术领域。其特征是根据不同的码率,选择校验矩阵的列重取值集合,生成一系列列重分布向量作为搜索样本集。对于每一个分布估计该分布下LDPC矩阵的性能,并以此作为标准找出性能最差和次差的两个分布向量。通过一些列循环优化操作,对最差分布向量进行改造,直到其性能超过次差的分布向量。对全部分布向量进行评估,再次找出最差分布向量对其进行同样方式的改造。如此循环,直到全部分布向量的差距小于某个预先设定的阈值,算法终止。选择所有分布中性能最优的一个作为搜索结果。根据本发明生成的LDPC校验矩阵,与其他方式生成的LDPC校验矩阵相比,误码率性能有明显改善。
-
-
公开(公告)号:CN100583646C
公开(公告)日:2010-01-20
申请号:CN200810114514.4
申请日:2008-06-06
Applicant: 清华大学
Inventor: 克兵格·赛客帝·玻梅 , 杨华中
Abstract: 基于电压控制延迟单元的高速超低功耗比较器属于超低功耗模拟数字转换器领域,其特征在于,在相同的时钟信号控制下,采用分别由若干级CSI电路串联构成的输入信号的电压-时间转换电路和参考信号的电压-时间转换电路来控制一个D触发器的翻转;当参考信号大于输入信号时,参考信号的电压-时间转换电路的输出先于输入信号的电压-时间转换电路的输出变成高电平,使D触发器翻转,在降低功耗的同时,也提高了比较器的工作速率。
-
公开(公告)号:CN101609726A
公开(公告)日:2009-12-23
申请号:CN200910088992.7
申请日:2009-07-17
Applicant: 清华大学
Abstract: 一种碳纳米管导线的工艺误差快速估计方法属于碳纳米管导线应用领域,其特征在于,是在保证误差分析精度的前提下,利用泰勒级数对电路参数进行多次近似展开,并通过代入化简,将碳纳米管导线受工艺误差影响的各项性能,利用概率密度函数的形式进行表示。相对于传统的Spice工具仿真算法,本发明的创新点在于,可大大缩减运算时间,可同时考虑多个工艺误差变量发生变化时对电路性能所引起的综合影响,可给出碳纳米管导线性能受到工艺误差影响所可能产生的各种情况,并给出相应概率,为设计者提供了有力的分析工具与参考指标。
-
公开(公告)号:CN101577547A
公开(公告)日:2009-11-11
申请号:CN200910087476.2
申请日:2009-06-22
Applicant: 清华大学
Inventor: 克兵格·赛客帝·玻梅 , 杨华中 , 乔飞
IPC: H03M1/50
Abstract: 基于自偏置电压-时间转换电路时间域比较器,属于数据转换器技术领域,其特征在于,该比较器由自偏置场效应管电压控制延迟的电压-时间转换电路,对称时间-数字转换单元依次串连组成;由于采用时间到数字转换技术,用对称时间-数字单元代替DFF触发器,因而能在60MHz的速度下分辨出低于10uV的输入电压差,同时本发明没有使用任何电阻,因而面积小,功耗低。
-
公开(公告)号:CN101567679A
公开(公告)日:2009-10-28
申请号:CN200910085484.3
申请日:2009-05-22
Applicant: 清华大学
IPC: H03K5/13 , H03K19/0185 , H03K3/03
Abstract: 具有全摆幅的差分压控可调延时单元属于片上环形振荡器领域,其特征在于,一方面,电路使用对称负载,以两个交叉耦合后接地的NMOS管作为差分输入端;另一方面,又对对称负载进行分别控制,通过调节控制电压来调节两个对称负载输入漏极电流的比例,这样,在保持较大摆幅的情况下,控制电压和频率都有较大的调节范围,同时又保持了较小的上升下降时间,用于代替片上振荡器中的LC振荡电路,使振荡器易于集成,增大了频率可调范围,同时又可产生不同相位的输出电压。
-
公开(公告)号:CN101533424A
公开(公告)日:2009-09-16
申请号:CN200910081900.2
申请日:2009-04-14
Applicant: 清华大学
Abstract: 本发明提出一种同时减轻集成电路老化和降低泄漏功耗的门替换技术,属于集成电路设计技术领域,其特征在于,在不影响电路性能的前提下,增加很少量的额外功耗和面积,以及电路设计时候的少量计算机仿真运算时间,通过在电路中替换一部分逻辑门,使得在电路闲置处于睡眠状态时,达到同时减轻电路老化和降低泄漏功耗的目的。
-
-
-
-
-
-
-
-
-