一种用于时间域模数转换器的电压时间转换器

    公开(公告)号:CN113193872B

    公开(公告)日:2022-10-14

    申请号:CN202110472625.8

    申请日:2021-04-29

    Abstract: 本发明公开了一种用于时间域模数转换器的电压时间转换器,应用于低功耗高精度的时域模数转换器。本发明提出的电压时间转换器,通过结合结合电流饥饿技术、电流镜技术和体偏置技术的优势,与传统结构相比,本发明实现了低功耗、高线性度、宽输入动态范围和抗PVT变化能力强等优良性能。相比于传统的电压时间转换器具有更宽的输入动态范围和更高的线性度;输入电压作为晶体管的体端电压被接入电路中,体端的电流很小,没有明显地增加功耗,实现了低功耗电压时间转换器设计。

    一种应用于逐次逼近模数转换器的中位选取电容校正方法

    公开(公告)号:CN110677155B

    公开(公告)日:2022-10-14

    申请号:CN201910772581.3

    申请日:2019-08-21

    Abstract: 该发明公开了一种应用于逐次逼近模数转换器的中位选取电容校正方法,涉及微电子学与固体电子学领域,特别是该领域中电阻电容型逐次逼近模数转换器中的电容设置方法。本发明采用单位电容构成混合电阻电容型逐次逼近模数转换器中的正负电容阵列,对电容阵列中的单位电容经过多次组合,排序,中位选取以构成逐次逼近模数转换器的各级有效位。相比于传统校正方法有利于线性度的进一步提升,静态性能与动态性能均有显著提升。

    一种用于高精度SAR ADC的电容阵列权值校准方法

    公开(公告)号:CN115051707A

    公开(公告)日:2022-09-13

    申请号:CN202210322018.8

    申请日:2022-03-29

    Abstract: 一种用于高精度SAR ADC的电容阵列权值校准方法,属于模拟集成电路技术领域。本发明的特征在于:先采用前台方式校准,利用重组算法对高位电容阵列的单位电容进行重组,之后采用后台校准方法对整个电容阵列的权重值进行校准。本发明操作方便、成本低廉,重组算法校准为后台校准提供良好的初值,使收敛速度更快,易于片上实现。

    一种应用于分段式逐次逼近模数转换器的浮空节点校准方法

    公开(公告)号:CN114826263A

    公开(公告)日:2022-07-29

    申请号:CN202210555656.4

    申请日:2022-05-19

    Abstract: 本发明公开了一种应用于分段式逐次逼近模数转换器的浮空节点校准方法,涉及微电子学与固体电子学领域。本发明在MSB电容阵列上极板依次连接一个开关Sev、一个基准电容Cev、单刀双掷开关,单刀双掷开关连接正端参考电压VREFP或负端参考电压VREFN;在LSB电容阵列上极板通过可调整电容CA与地连接,可调整电容CA中单位电容CD的值比SAR ADC电容阵列中单位电容C的值小两个数量级;通过控制开关的闭合来控制校准电容下极板是否与地相连,从而控制可调整电容CA的值。只需要在MSB电容阵列上极板连接一个基准电容Cev以及在LSB电容阵列上极板连接一个可调整电容CA,方法简单便于电路设计;在SAR ADC上电后就进行浮空节点校准,不会影响其逐次逼近过程。

    一种用于电容型逐次逼近模数转换器的电容排序电路

    公开(公告)号:CN113131940B

    公开(公告)日:2022-05-31

    申请号:CN202110371211.6

    申请日:2021-04-07

    Abstract: 该发明公开了一种用于电容型逐次逼近模数转换器的电容排序电路,涉及微电子学与固体电子学领域。应用于基于电容排序和重组校正方法中,本发明提出的排序电路与现有电路相比,排序N个电容,可以将数模连接信号线数量由N2减小至2N;因此,针对高精度SAR ADC,本发明排序电路可以克服模拟排序电路因连接信号线过多而无法应用于高精度SAR ADC的限制。该方法排序方法与现有电容排序方法相比,大大降低了数模连接信号线的数量。针对高精度SAR ADC,该方法排序方法可以克服现有排序电路因连接信号线过多而无法应用于高精度SAR ADC的限制。并且,该方法排序方法更为简单,大大降低了设计难度。

    一种应用于逐次逼近模数转换器的低功耗开关方法

    公开(公告)号:CN113131941A

    公开(公告)日:2021-07-16

    申请号:CN202110456692.0

    申请日:2021-04-27

    Abstract: 本发明公开了一种应用于逐次逼近模数转换器的低功耗开关方法,涉及微电子学与固体电子学领域,特别是该领域中电容型逐次逼近模数转换器中的电容阵列开关方法。本发明将电容阵列对半分成两个子电容阵列,在采样阶段减少了参考电压VCM的使用,从而减少了额外的带隙基准电路的电路损耗。本发明基于拆分电容阵列提出了低位模拟比较单元思路,利用小电容模拟比较减少大电容在比较转换过程中频繁的开关操作导致额外的能量损耗。相较于传统的电容阵列开关方法,减少了额外的电路损耗以及能量损耗,大大地节省了面积和功耗。

    一种快速响应的动态锁存比较器

    公开(公告)号:CN110034765B

    公开(公告)日:2021-06-01

    申请号:CN201910338368.1

    申请日:2019-04-25

    Abstract: 本发明公开了一种快速响应的动态锁存比较器,应用的技术领域是逐次逼近模数转换器。本发明的特征在于,提高复位时的比较器输出电压,有效提高比较器响应速度;因而本发明技术方案为一种快速响应的动态锁存比较器,该比较器包括:预放大结构和锁存结构。本发明提出的动态锁存比较器相比,本发明提出的动态锁存比较器响应时间更快。

    一种消除失调误差的电流比较器及比较方法

    公开(公告)号:CN110120814B

    公开(公告)日:2021-05-04

    申请号:CN201910338384.0

    申请日:2019-04-25

    Abstract: 该发明公开了一种消除失调误差的电流比较器及比较方法,应用于高速高精度的电流舵模数转换器。将参考电流源IU正极接电压源,负极接开关K0,开关K0另一端接跨导放大器的负输入端;电容CA1一端接跨导放大器的负输入端,另一端接地;跨导放大器的正极接地,输出端接参考电流源IU的负极;第k个电流源Ik正极接第k个电流源开关Kk,负极接地,第k个电流源开关Kk另一端接电流源IU的负极,其中k=1、2、3......K;电容CA2的左极板接电流源IU的负极,右极板接比较器预放大级的负输入端;比较器预放大级的负输入端与输出端通过开关K′0连接,比较器预放大级的正输入端接地,比较器预放大级的输出端为本发明电流比较器的输出。本发明能消除比较器失调的影响,无需额外的电流比较器就能实现电流大小的比较。

Patent Agency Ranking