-
公开(公告)号:CN101814916B
公开(公告)日:2012-02-08
申请号:CN201010033870.0
申请日:2010-01-11
Applicant: 清华大学
Abstract: 本发明公开了一种锁相环,其包括:鉴频鉴相器,其输入端连接数字分频器的输出端和参考时钟;电荷泵,其输入端连接鉴频鉴相器的输出端;环路滤波器,其输入端连接电荷泵的输出端;压控振荡器,采用电阻作为静电释放保护,其控制电压输入端连接环路滤波器的输出端;键合线电感,连接在压控振荡器的差分输出端;缓冲器,其差分输入端连接到压控振荡器的差分输出端;预分频器,由格雷码控制,其差分信号输入端连接缓冲器的差分输出端,其控制信号输入端连接控制逻辑的第一输出端;以及数字分频器,其信号输入端连接预分频器的输出端,其控制输入端连接控制逻辑的第二输出端。本发明提供的锁相环具有高频率精度、低噪声的优点。
-
公开(公告)号:CN101788932B
公开(公告)日:2012-02-08
申请号:CN201010034240.5
申请日:2010-01-15
Applicant: 清华大学
Abstract: 一种用于提高可靠性的软硬件协同容错系统属于嵌入式高可靠性系统领域,其特征在于,含有:存储器、处理器、内部互连网络、硬件加速模块和该硬件加速模块的控制和测试模块,所述处理器通过内部互连网络控制硬件加速模块的控制和测试模块,对于存储在处理器中的软件模块对应的待测硬件加速模块进行测试向量测试,并在测试有效后再通过所述控制模块进行对应的硬件加速模块的数据处理。若对应的待测硬件加速模块存在问题,处理器再次通过内部互连网络与存储器相连,通过预存储的软件指令来完成软件模块的操作。本发明可降低容错系统对硬件资源的开销,同时也实现了软件控制下的硬件BIST内建自测试,实现了测试与容错机制的融合。
-
-
公开(公告)号:CN101252694B
公开(公告)日:2011-08-17
申请号:CN200810103045.6
申请日:2008-03-31
Applicant: 清华大学
Abstract: 基于块的视频解码的帧存储压缩和地址映射系统属于视频解码技术领域,其特征在于,在输入比特流经过熵解码、反变换和反量化后,对不同数据个数小于、等于16的块数据有一个采用无损定长编码方法压缩的过程,压缩时采用4种编码比特数,按照不同数据的个数进行定长压缩编码。在数据的存储方式中,对作为片外存储器的具有4个存储阵列的SDRAM进行存储时把上下左右相邻的10个宏块的数据存储在4个存储阵列的同一行,每个存储阵列的一行可以存储4个宏块的亮度数据,或8个宏块的色度数据。因而,本发明在无误差地压缩存储条件下,使写入存储器的数据减少50%左右,对存储器的行激活操作数减少85~95%左右,从而降低了带宽需求,同时也降低了能耗。
-
公开(公告)号:CN102098014A
公开(公告)日:2011-06-15
申请号:CN201010621164.8
申请日:2010-12-24
Applicant: 清华大学
Abstract: 带有预放大器的互补输入的循环折叠运算跨导放大器,属于运算放大器技术领域。其特征在于:具有由N型晶体管(N1、N2、N3、N4)构成的预放大器,通过P型晶体管(P1、P2、P3、P4)和N型晶体管(N16、N17、N18、N19)互补输入,以及采用循环折叠增益自举跨导运算放大器结构来提高跨导运算放大器的单位增益带宽。本电路具有高单位增益带宽和低功耗的特点,符合集成电路目前研究和发展的方向。
-
公开(公告)号:CN101533424B
公开(公告)日:2011-05-11
申请号:CN200910081900.2
申请日:2009-04-14
Applicant: 清华大学
Abstract: 本发明提出一种同时减轻集成电路老化和降低泄漏功耗的门替换技术,属于集成电路设计技术领域,其特征在于,在不影响电路性能的前提下,增加很少量的额外功耗和面积,以及电路设计时候的少量计算机仿真运算时间,通过在电路中替换一部分逻辑门,使得在电路闲置处于睡眠状态时,达到同时减轻电路老化和降低泄漏功耗的目的。
-
公开(公告)号:CN101340412B
公开(公告)日:2011-05-11
申请号:CN200810112276.3
申请日:2008-05-22
Applicant: 清华大学
Abstract: 抗相位噪声的幅度相位联合键控调制解调方法属于调制解调技术领域,其特征在于,首先利用圆形星座图构造方法和圆形星座图选择方法,设计出误符号性能优良的星座图结构;其次,利用本发明提出的比特映射算法,解决了除正交幅度调制(QAM)外的其它星座图难以进行格雷码映射的困难,保证了该方案的误比特性能,再配合使用可靠性高且复杂度低的解调方案,其实际误比特性能不仅在相位噪声下远远优于使用格雷码的QAM,而且在只考虑高斯白噪声时与格雷码QAM相比也无明显损失;最后,本发明提出的设计方法简单易行,容易拓展到任何阶数,便于应用到全球数字广播等相位噪声严重的通信系统中,以期望在保证系统误码性能的同时降低接收机成本和复杂度。
-
公开(公告)号:CN102035486A
公开(公告)日:2011-04-27
申请号:CN201010621165.2
申请日:2010-12-24
Applicant: 清华大学
IPC: H03F3/45
Abstract: 带有预放大器的互补输入的循环折叠运算跨导放大器,属于运算放大器技术领域。其特征在于:具有由N型晶体管(N5、N1、N2、N3、N4)构成的预放大器,通过P型晶体管(P1、P2、P4、P3)和N型晶体管(N16、N17、N19、N18)互补输入,以及采用循环折叠跨导运算放大器结构来提高跨导运算放大器的单位增益带宽。本电路具有高单位增益带宽和低功耗的特点,符合集成电路目前研究和发展的方向。
-
公开(公告)号:CN101807914A
公开(公告)日:2010-08-18
申请号:CN201010138540.8
申请日:2010-03-22
Applicant: 清华大学
Abstract: 本发明公开了一种采用键合线作为压控振荡器电感的具有频率自校正功能的电荷泵锁相环,该锁相环采用键合线作为电感电容谐振腔型压控振荡器的电感,具有低功耗、低噪声、芯片面积小的优点;压控振荡器的控制电压输入端和压控振荡器的电容阵列之间连接频率自校正环路,实现谐振频率自校正功能,消除了键合线造成的谐振频率不准的问题;压控振荡器的控制电压输入端连接环路滤波器,该环路滤波器采用宽带环路滤波器和窄带环路滤波器进行带宽动态切换,在不影响锁相环相位噪声和杂散性能的情况下,加快了谐振频率自校正的速度。
-
-
-
-
-
-
-
-