-
公开(公告)号:CN110504995A
公开(公告)日:2019-11-26
申请号:CN201910589509.7
申请日:2019-07-02
Applicant: 上海交通大学
IPC: H04B7/0413
Abstract: 一种基于格基规约和K-Best的软输出MIMO检测方法,对MIMO系统的信道矩阵进行Cholesky分解和格基规约处理,同时变换接收向量。在格基域进行广度优先树搜索,规定子节点的展开方式。将树搜索得到的候选列表由格基域转换回星座点域,并将各路径按路径度量大小进行排序,计算各比特软信息以完成信号检测。本发明以较低的延迟、计算复杂度和存储需求,进一步缩小了检测算法与最优MIMO检测性能的差距。
-
公开(公告)号:CN110087053A
公开(公告)日:2019-08-02
申请号:CN201910342016.3
申请日:2019-04-26
Applicant: 上海交通大学
Abstract: 本发明提供了一种自动白平衡校正系统,包括直方图统计模块、模式计算模块、直方图调整模块、数据处理模块、读写控制模块。直方图统计模块统计输入图像的RGB通道直方图,并分别存入读写控制模块的三个存储单元中;模式计算模块根据通道直方图计算出工作模式:直方图匹配、直方图平移;直方图调整模块根据计算工作模式计算出相应的调整系数;数据处理模块根据工作模式对图像做最终变换得到新的图像。同时提供了一种自动白平衡校正方法。本发明采用基于直方图的自动白平衡互补算法,并采用累加匹配并行的方式完成直方图匹配过程,通过消耗相对较少的硬件资源就可得到较大的适用范围。
-
公开(公告)号:CN105487838B
公开(公告)日:2018-01-26
申请号:CN201510817591.6
申请日:2015-11-23
Applicant: 上海交通大学
IPC: G06F9/38
Abstract: 本发明提出一种动态可重构处理器的任务级并行调度方法与系统,其中该系统包括主控制器、多个可重构处理单元、主存储器、直接存储访问和系统总线,其中,所述每个可重构处理单元由协控制器、多个负责可重构计算的可重构处理单元阵列和多个用于数据存储的共享存储器组成,其中所述可重构处理单元阵列和共享存储器相邻排列,所述共享存储器可被周围相连的两个可重构处理单元阵列所读写。本发明提出的动态可重构处理器的任务级并行调度方法与系统,通过调节调度方法能够针对不同的任务进行不同的调度方式,基本所有并行任务均能在这种可重构处理器上得到好的并行加速。
-
公开(公告)号:CN106656116A
公开(公告)日:2017-05-10
申请号:CN201611226731.3
申请日:2016-12-27
Applicant: 上海交通大学
IPC: H03K5/13
Abstract: 本发明提供一种高线性度的相位插值器,包括:一负载电路,所述负载电路连接一等电位端;一差分对组,所述差分对组连接所述负载电路、一第一信号输入端、一第二信号输入端、一第三信号输入端和一第四信号输入端;一主电流源偏置阵列,所述主电流源偏置阵列连接所述差分对组、一象限控制信号输入端、一第一相位控制信号输入端和一第一偏置电压输入端;和两副电流源偏置阵列,两副电流源偏置阵列分别连接所述主电流源偏置阵列、一第二相位控制信号输入端和一第二偏置电压输入端。本发明的一种高线性度的相位插值器,可以获得高线性度的相位输出。
-
公开(公告)号:CN102751979B
公开(公告)日:2016-01-20
申请号:CN201210243541.8
申请日:2012-07-13
Applicant: 上海交通大学
IPC: H03K19/0948
Abstract: 本发明提供一种亚阈值低功耗的全加器具有第一至第三输入端、进位输出端和加和输出端,所述全加器的最低工作电压小于等于0.21V,所述全加器包括,第一级电路,其输出端接第一节点,所述第一级电路用于输出进位相关信号;缓冲器,其输入端接所述第一节点,其输出端接第二节点,所述第二节点接所述进位输出端;第二级电路,其输入端接所述第二节点,所述第二级电路用于输出加和相关信号。本发明所述亚阈值低功耗的全加器适用于亚阈值低电压条件,电路工作条件覆盖所有的工艺角和苛刻的温度范围(-40℃至100℃),克服了制造过程中工艺偏差带来的电路特性偏差,同时使得电路能够在不同环境下正常工作,适用于无线传感网络的节点电路。
-
公开(公告)号:CN104598699A
公开(公告)日:2015-05-06
申请号:CN201510079568.1
申请日:2015-02-13
Applicant: 上海交通大学
IPC: G06F17/50
Abstract: 本发明公开了一种面向SystemC电路模型的软错误敏感度分析方法,包括:对测试电路进行SystemC建模;验证SystemC仿真模型的功能正确性;选取仿真模型故障注入点;在SystemC仿真模型运行过程中,对所选取的故障注入点进行随机的信号位翻转,以模拟软错误故障,实现故障注入;结合测试电路SystemC仿真模型、故障注入点的选取以及故障注入实现,构建仿真故障测试平台;基于仿真故障测试平台进行统计实验;将面积因子引入软错误敏感度指标,计算获得电路的软错误敏感度,本发明实现了电路软错误敏感度分析,具有更高的评估精度。
-
公开(公告)号:CN102438148B
公开(公告)日:2014-08-20
申请号:CN201110440415.7
申请日:2011-12-23
Applicant: 上海交通大学
IPC: H04N19/122 , H04N19/176
Abstract: 本发明涉及一种用于H.264帧内预测编码的基于DVS的快速模式选择方法,包括以下步骤:1)计算16×16宏块的行像素均值和列像素均值;2)计算16×16宏块的沿垂直方向的方向变化强度值和沿水平方向的方向变化强度值;3)将沿垂直方向变化强度值、沿水平方向变化强度值分别与所设阈值进行比较,根据比较结果确定当前待编码宏块的编码类型;4)根据步骤3)得到的结果进行分类处理;5)计算每个4×4子块的行像素平均值和列像素平均值;6)计算每个4×4子块的方向变化强度值;7)利用得到的方向变化强度值进行块内边界信息检测,确定最可能预测模式;8)扩展预测模式选择。与现有技术相比,本发明具有减少帧内预测编码时间等优点。
-
-
-
公开(公告)号:CN101924938B
公开(公告)日:2012-09-05
申请号:CN201010250034.8
申请日:2010-08-11
Applicant: 上海交通大学
Abstract: 一种视频解码技术领域的视频解码宏块预测与边界滤波中相邻块信息的处理方法,使用10个寄存器保存相邻块消息,对左上角的4×4分割块进行下标映射处理,并经偏移计算得到左块、上块、右块和左上块的寄存器编号,采用现有技术处理完后,进行更新下标映射处理,直至完成对整个宏块的处理后,对寄存器进行宏块更新处理,得到新的行缓存内容和相邻寄存器信息,从而进行下一个宏块的处理。本发明适用于H.264和AVS解码中的宏块预测与边界滤波强度计算,能有效的减少相邻块寄存器的存储空间,并复用和简化硬件设计,提高视频解码效率。
-
-
-
-
-
-
-
-
-