用去耦合电容实现集成电路供电网络噪声优化的快速方法

    公开(公告)号:CN1305127C

    公开(公告)日:2007-03-14

    申请号:CN03157052.6

    申请日:2003-09-12

    Applicant: 清华大学

    Abstract: 用去耦合电容对集成电路供电网络进行噪声优化的方法属于VLSI物理设计领域,尤其是布局布线领域中RLC电源线/地线网络噪声优化的技术范畴。其特点在于:它是一种利用计算机针对基于标准单元布图模式的专用集成电路(ASIC)的布图结构特点及其供电网络的结构特点,对供电网络的优化问题进行建模,并采用非线性规划方法对问题进行有效求解的过程。发明中,新颖之处是将去耦电容的面积作为优化的目标,使优化后得到的去耦电容面积尽可能小,为后面阶段的工作,例如插buffer,留下了充足的空白面积。求解过程中我们利用了以前工作中的优秀成果—等效电路的方法,使求解规模大大降低,很大提高了求解速度并且节省了大量的计算机内存。实验证明,本发明可以快速有效的对供电网络进行优化,并具有优化大规模集成电路供电网络的能力。

    可处理VLSI中树网混合供电结构的高速高精度瞬态仿真方法

    公开(公告)号:CN1564321A

    公开(公告)日:2005-01-12

    申请号:CN200410003460.6

    申请日:2004-03-26

    Applicant: 清华大学

    Abstract: VLSI中树网混合供电结构的高速高精度瞬态仿真方法本发明属于VLSI制造技术领域,其特性在于它能够快速对任意比例的树网混合供电网进行瞬态仿真。该方法解决了常规仿真方法不能够处理不规则拓扑结构和多供电源的问题,并且具有很高的仿真精度。同时该方法完全考虑了电阻、电容和电感作为寄生参数的输入,能够达到很高的仿真精度。方法中还采用了基于不完全乔莱斯基分解的预处理技术和快速变元消除技术,方法的效率得到大幅度提高。实验结果证明了该算法具有极高的仿真精度和数值稳定性,能够在很短的时间内对极大规模的电源/地线网络进行仿真,同时由于与拓扑结构的无关性,该方法也适用于高频集成电路中的无源时钟线网、总线线网以及信号线网的仿真。

    基于虚拟模块的大规模混合模式布图方法

    公开(公告)号:CN1545049A

    公开(公告)日:2004-11-10

    申请号:CN200310113530.9

    申请日:2003-11-14

    Applicant: 清华大学

    Abstract: 基于虚拟模块的大规模混合模式布图方法属于集成电路计算机辅助设计技术领域,其特征在于:它是在“虚拟模块”概念的基础上层次化划分整个电路,以降低问题的规模,同时,把处理虚拟模块和宏模块的规划技术以及处理标准单元的布局技术有机地相结合,以保证整个布图系统能在合理时间内得到优良的布图结果。整个过程依次由划分、规划、基于二次布局的总体布局和详细布局组成。与一般的二次布局结果相比,线长改善效果最大可达到40%以上。

    基于关键网络技术优化时延的标准单元总体布线方法

    公开(公告)号:CN1360268A

    公开(公告)日:2002-07-24

    申请号:CN02100354.8

    申请日:2002-01-15

    Applicant: 清华大学

    Abstract: 基于关键网络技术优化时延的标准单元总体布线方法,含有优化布线拥挤的步骤,其特征在于:在生成总体布线图,不受容量、时延等任何约束的条件下构造长度最短的初始布线树,再优化布线拥挤等公知技术基础上,提出了关键引脚、关键边的概念,据此构造出由关键引脚的和关键边的集合,各条有向边的权值、虚拟的源点和汇点构成的关键网络,用最大流与最小割的关系,从最小割的一组边中,重构其所对应线网的布线树,从而缩短关键网络中从虚拟的源点到汇点的总时延。最后用给定的时延约束数据组与优化的时延相比,通过迭代得出一组满足优化目标的全部线网的布线树。它及时准确反映当前对总时延影响最大的子网络,避免时延优化的盲目性,提高优化效率。

    一种寄存器传输级的硬件木马测试向量生成方法

    公开(公告)号:CN116401666A

    公开(公告)日:2023-07-07

    申请号:CN202310382049.7

    申请日:2023-04-11

    Applicant: 清华大学

    Abstract: 本申请实施例公开了一种寄存器传输级的硬件木马测试向量生成方法,包括:获取每个寄存器传输级RTL代码模块中控制流行为生效条件下数据流行为对应的数据通路,从得到的数据通路中选择至少一个数据通路作为目标数据通路;获取每个目标数据通路触发条件的符号表达式,其中所述符号表达式以所述芯片内的寄存器和所述芯片的主输入量为符号变量;根据每个目标数据通路的符号表达式,生成每个目标数据通路对应的硬件木马测试向量;利用得到的硬件木马测试向量,对RTL设计中各个目标数据通路进行硬件木马的检测。

    关键词生成方法及装置
    46.
    发明公开

    公开(公告)号:CN116010614A

    公开(公告)日:2023-04-25

    申请号:CN202211679137.5

    申请日:2022-12-26

    Applicant: 清华大学

    Abstract: 本发明提供一种关键词生成方法及装置,其中方法包括:获取待处理文本;对待处理文本进行文本分割,获得字词序列;将字词序列输入至生成模型中,获得候选字词集合和至少一个概率分布,概率分布用于表示候选字词集合中的候选字词属于关键词的概率;生成模型将每个概率分布中最大概率值对应的候选字词确定为关键词的首字词;生成模型以首字词作为起始输入,依次对关键词中的字词进行预测,获得生成模型输出的至少一个关键词;其中,生成模型是基于字词序列样本以及字词序列样本对应的关键词样本集合训练得到的。本发明中生成模型使用序列到集合的生成模式,模型把关键词看做无序集合,提高了关键词生成的准确性。

    一种快速单磁通量子RSFQ电路的布线方法和装置

    公开(公告)号:CN111914507A

    公开(公告)日:2020-11-10

    申请号:CN202010728098.8

    申请日:2020-07-23

    Applicant: 清华大学

    Abstract: 本申请实施例公开了一种快速单磁通量子RSFQ电路的布线方法和装置,该方法包括:读入待布线的快速单磁通量子RSFQ电路的门级网表、布局信息和单元库信息,并依据门级网表和布局信息解析RSFQ电路的逻辑单元位置和线网连接关系;单元库信息包括:逻辑单元信息和约瑟夫森传输线JTL单元信息;根据逻辑单元位置和线网连接关系进行虚拟布线;使用JTL单元替换虚拟布线后获得的虚拟导线,并根据时序分析结果调整JTL单元以进行时序优化。通过该实施例方案,实现了RSFQ电路的JTL自动布线,提高了RSFQ电路的设计效率。

    一种快速单磁通量子RSFQ电路布局方法和装置

    公开(公告)号:CN111914500A

    公开(公告)日:2020-11-10

    申请号:CN202010728091.6

    申请日:2020-07-23

    Applicant: 清华大学

    Abstract: 本申请实施例公开了一种快速单磁通量子RSFQ电路布局方法和装置,该方法包括:读入待布局RSFQ电路的门级网表及单元库信息,并依据门级网表及单元库信息解析RSFQ电路的逻辑单元列表和线网列表;识别RSFQ电路中逻辑单元及除时钟线网以外的数据线网的逻辑级别,并根据逻辑级别的识别结果在线网内插入DFF缓冲器,根据DFF缓冲器的插入结果识别最终逻辑级别;根据最终逻辑级别生成逻辑单元按列放置的初始布局模式;采用模拟退火算法对所述初始布局模式进行优化,以最小化布局总线长,并在所述模拟退火算法终止迭代时输出布局结果。通过该实施例方案,保证了RSFQ电路的时钟相位同步,并取得了紧凑的布局结果,大大提高了RSFQ电路设计效率。

    一种片上供电网络优化方法

    公开(公告)号:CN107506526B

    公开(公告)日:2020-06-12

    申请号:CN201710588905.9

    申请日:2017-07-19

    Applicant: 清华大学

    Abstract: 本发明公开了一种片上供电网络优化方法,包括:建立包括供电网络和负载的芯片电路模型,根据芯片电路模型验证芯片是否满足预设的抗旁路攻击能力的安全性约束;若否,则根据芯片电路模型确定供电网络各个节点的瞬态电压;根据瞬态电压和供电引脚模型确定需要添加去耦合电容的节点位置;根据瞬态电压以及去耦合电容的离散化模型确定需要添加的去耦合电容的电容值;确定需要添加去耦合电容的各个节点与各自的相邻节点之间的电导,利用随机行走的算法生成需要添加去耦合电容的各个节点对应的各个子电路;根据获得的去耦合电容的电容值和生成的各个子电路,为子电路内的每个节点分配去耦合子电容,以提高该优化方法的通用性并减小面积和功耗等代价。

    一种总线布线方法
    50.
    发明授权

    公开(公告)号:CN102867095B

    公开(公告)日:2015-03-04

    申请号:CN201210353588.X

    申请日:2012-09-20

    Applicant: 清华大学

    Abstract: 本发明公开了一种总线布线方法,该方法包括:确定与总线线网相关的信息为布线信息;将总线线网作为一虚拟普通线网,根据所述布线信息搜索出从虚拟普通线网的源端点到目标端点的布线路径;基于预设的绕线样式在布线路径上搜索出第一可绕线区域和第二可绕线区域,并在第一可绕线区域和所述第二可绕线区域分别搭建绕线样式并完成绕线以得到总线线网的布线结果;分别确定水平层和垂直层的可扩展区域,在可扩展区域内对总线线网的布线结果进行扩展以得到最终的布线结果。该方法通过对总线线网先进行主体布线,然后进行双层线长匹配布线,有效地解决了在BUS线网起止端点阵列不能对齐,及布线区域存在有大量障碍物的布线问题。

Patent Agency Ranking