-
公开(公告)号:CN102868761B
公开(公告)日:2014-10-22
申请号:CN201210374987.4
申请日:2012-09-28
Applicant: 无锡江南计算技术研究所
Abstract: 本发明提供了一种基于空间坐标的集群网络自动配置及管理方法。将各个节点组卡的控制接口以硬连线方式进行连接,以形成集群网络;通过采用固定编码格式的位置信息编码进行层次的网络地址配置,其中位置信息编码长度是由集群网络中的节点的系统规模及层次配置决定的。将位置信息编码分成低位数据段、中位数据段以及高位数据段;并且,利用高位数据段来指定网络地址配置方式及有效位标志;在高位数据段为特定值的情况下判断当前编码有效并使用位置信息编码进行节点网络地址配置,否则表示采用节点文件系统的网络地址配置文件进行节点网络地址配置。
-
公开(公告)号:CN103076849A
公开(公告)日:2013-05-01
申请号:CN201210580256.5
申请日:2012-12-26
Applicant: 无锡江南计算技术研究所
Inventor: 谢向辉 , 吴东 , 钱磊 , 原昊 , 张昆 , 臧春峰 , 郝子宇 , 张鲁飞 , 李玺 , 严忻凯 , 邬贵明 , 方兴 , 叶楠 , 胡苏太 , 韦海亮 , 周浩杰 , 陶志荣
Abstract: 一种可重构微服务器系统,包括:微处理器、系统总线、内存、可重构加速部件以及输入输出外设;其中,微处理器、内存和输入输出外设连接至系统总线,从而微处理器通过系统总线与内存和输入输出外设进行数据交换;而且,可重构加速部件连接至微处理器和/或系统总线,从而与微处理器和/或连接在系统总线上的内存和输入输出外设进行数据交换。此外,可重构加速部件可以连接独立的内存、输入输出外设和其它扩展接口。
-
公开(公告)号:CN103034295A
公开(公告)日:2013-04-10
申请号:CN201210575825.7
申请日:2012-12-26
Applicant: 无锡江南计算技术研究所
Abstract: 一种输入输出能力增强的可重构微服务器,包括:微处理器、系统总线、内存、可重构加速部件以及输入输出外设;其中,微处理器、内存和输入输出外设连接至系统总线;微处理器直接连接至可重构加速部件;可重构加速部件包括:可重构运算加速模块、多个可重构I/O增强单元、以及与可重构I/O增强单元中的每一个单独连接的多个I/O控制器;其中,多个可重构I/O增强单元连接至可重构运算加速模块和系统总线;而且其中,可重构I/O增强单元中的每一个的对应的多个I/O控制器连接至具有相同资源类型的I/O设备,由此可重构I/O增强单元中的每一个及其对应的多个I/O控制器用于控制与具有相同资源类型的I/O设备之间的数据交换。
-
公开(公告)号:CN103019324A
公开(公告)日:2013-04-03
申请号:CN201210575004.3
申请日:2012-12-26
Applicant: 无锡江南计算技术研究所
Abstract: 一种内存能力增强的可重构微服务器,包括:微处理器、系统总线、内存、可重构加速部件以及I/O外设;其中,微处理器、内存和I/O外设连接至系统总线,从而微处理器通过系统总线与内存和I/O外设进行数据交换;微处理器直接连接至可重构加速部件;并且,可重构加速部件连接至系统总线,从而通过系统总线与内存和I/O外设进行数据交换;可重构加速部件包括:可重构运算加速模块、总线接口转换模块、内部模块接口转换模块、内存访问模式扩展与增强模块、以及多个可重构内存控制器;可重构运算加速模块和总线接口转换模块直接连接至系统总线以进行数据交换。
-
公开(公告)号:CN102929812A
公开(公告)日:2013-02-13
申请号:CN201210371902.7
申请日:2012-09-28
Applicant: 无锡江南计算技术研究所
IPC: G06F13/16
Abstract: 本发明提供的一种基于存储接口的可重构加速器映射方法包括:初始步骤:用于将可重构加速器、通用处理器和存储体分别连接在存储总线上;第一步骤,用于通过可重构算法接口映射模块对可重构算法核心的硬件接口进行封装,其中所述可重构算法接口映射模块按照信号类型将可重构算法核心的硬件接口映射成为存储接口,由此按照对存储体的存储访问的读访问和写访问的方式对硬件接口进行读写;第二步骤,用于对通用处理器和存储控制器进行配置,以便通用处理器能够通过存储控制器访问可重构加速器;第三步骤,用于通过对通用处理器编程实现对可重构加速器中算法核心的软件映射。
-
公开(公告)号:CN102929329A
公开(公告)日:2013-02-13
申请号:CN201210376655.X
申请日:2012-09-28
Applicant: 无锡江南计算技术研究所
Abstract: 一种片上系统间互连网络的动态重构方法包括:将片上系统的网络接口控制模块连接至网络,网络接口控制模块包括控制寄存器组、状态寄存器组、数据寄存器组、接口控制逻辑、以及一组接口信号管脚;利用控制寄存器组的一个命令寄存器和一个缓存寄存器来分别保存下一次操作的操作命令和相关数据;利用状态寄存器组保存接口控制模块的各种当前状态;利用数据寄存器组的一组寄存器来缓存接口数据,其中寄存器中的每一比特位对应接口信号管脚的当前值;利用接口控制逻辑控制管脚工作模式的配置、数据的发送/接收过程。本发明通过动态重配置网络接口的工作模式,可以动态改变互连网络的拓扑结构、链路连接方式,支持不同的通信模式。
-
公开(公告)号:CN102902656A
公开(公告)日:2013-01-30
申请号:CN201210370445.X
申请日:2012-09-28
Applicant: 无锡江南计算技术研究所
IPC: G06F15/78
Abstract: 本发明提供了一种可重构集群的模块化三维构造方法和可重构集群构造结构。将可重构集群所涉及的通用处理器节点、可重构加速器、集群互连网络三大主要部分进行模块化划分,从而形成通用处理器节点模块、可重构加速器基板和互连网络支撑底板三个相互支撑的功能模块;第二步骤,用于定义所述通用处理器节点模块、所述可重构加速器基板和所述互连网络支撑底板之间的功能接口;第三步骤,用于通过接插件实现所述通用处理器节点模块和所述可重构加速器基板的水平堆叠,形成一个可重构计算节点;第四步骤,用于将所述可重构计算节点以垂直插装的方式插装在具有网络交换能力的所述互连网络支撑底板上,从而形成一个基于三维构造的可重构集群结构。
-
公开(公告)号:CN102761578A
公开(公告)日:2012-10-31
申请号:CN201110110793.9
申请日:2011-04-29
Applicant: 无锡江南计算技术研究所
IPC: H04L29/08
Abstract: 本发明提供了一种集群计算系统,包括通过网络互连的计算节点集群,所述计算节点包括嵌入式处理器、嵌入式DRAM、非易失性存储器阵列,还包括扩展计算部件以及电源管理模块;所述嵌入式处理器提供整数计算能力;所述扩展计算部件与嵌入式处理器相集成,并根据计算应用领域定制专项计算能力,辅助嵌入式处理器进行数据处理;所述嵌入式DRAM通过处理器直连接口与嵌入式处理器连接,作为处理器缓存;所述非易失性存储器阵列用于永久性存储数据;所述电源管理模块用于对计算节点供电,并根据嵌入式处理器的负载情况调整对嵌入式处理器的供电功率。本发明集群计算系统具有较低的功耗以及较强的计算能力。
-
公开(公告)号:CN102760176A
公开(公告)日:2012-10-31
申请号:CN201110110834.4
申请日:2011-04-29
Applicant: 无锡江南计算技术研究所
IPC: G06F17/50
Abstract: 本发明提供了一种硬件事务级仿真方法、引擎及系统,所述方法包括:加载目标系统模型,根据所述目标系统模型创建至少一个仿真线程;依次执行所述仿真线程,将执行仿真线程产生的仿真事件加入事件队列,所述仿真事件记录待触发的仿真线程的线程号;调取所述事件队列中的仿真事件,调度并执行调取的仿真事件记录的待触发的仿真线程的线程号指向的仿真线程,将执行仿真线程产生的仿真事件加入所述事件队列。本发明基于事件驱动的仿真机制,加快了仿真速度,同时提供了精简的仿真建模接口能更方便地描述具有普遍并发性的硬件系统。
-
公开(公告)号:CN102760045A
公开(公告)日:2012-10-31
申请号:CN201110110817.0
申请日:2011-04-29
Applicant: 无锡江南计算技术研究所
IPC: G06F3/06
Abstract: 本发明提供了一种智能存储设备及其数据处理方法,所述智能存储设备包括访问接口模块、与所述访问接口模块连接的若干数据处理单元;还包括存储单元阵列以及数据互连网络,所述数据互连网络提供数据处理单元之间以及数据处理单元与存储单元之间的数据互连。本发明在存储设备中增加数据处理单元,将部分数据处理负载从计算设备转移到存储设备进行,从而减少计算设备的内存访问存储设备的带宽需求;进一步的,本发明的存储设备对于不同的数据处理需求具有可扩展的数据处理的能力,以适应集群计算系统的功能。
-
-
-
-
-
-
-
-
-