一种实现待验证芯片互联的方法和装置

    公开(公告)号:CN104123253B

    公开(公告)日:2017-08-11

    申请号:CN201410363753.9

    申请日:2014-07-28

    Abstract: 本发明公开了一种实现待验证芯片互联的方法和装置,包括根据芯片间通信的信息的格式,分析通过PLI接口获得的多个信号中的信息,得到分析结果;根据预先设定的配置信息,在通过PLI接口获得的多个信号中注入延时和错误,并通过PLI接口发送经注入处理后的信号;根据分析结果和注入延时和错误的相关信息,生成日志信息。通过本发明提供的技术方案,有效提高了分析芯片间信号的能力、以及在芯片间信号中注入延时和错误的能力,从而提高了多芯片系统的验证的效率和效果,很好地满足多芯片系统验证中实现待验证芯片互联的需求。

    一种实现系统地址映射的方法及装置

    公开(公告)号:CN103986798B

    公开(公告)日:2017-07-07

    申请号:CN201410198446.X

    申请日:2014-05-12

    Abstract: 本发明公开了一种实现系统地址映射的方法及装置,包括:确定多节点网络系统的地址空间类型及每一类型的地址空间的最小粒度划分;根据多节点网络系统所有可支持系统的规模及系统地址的配置要求,确定统一的固定地址宽度;通过每一类型的地址空间的最小粒度划分及统一的固定地址宽度获得每一类型的地址空间的寄存器位数信息;根据每一类型的地址空间的寄存器位数信息及相应的地址空间的上下界有效地址进行系统地址映射。本发明通过各多节点网络的最小粒度划分各固定地址宽度获取寄存器位数信息,根据寄存器位数信息及多节点网络系统相应的地址空间的上下界有效地址进行系统地址映射,简化了系统地址映射的流程,提高了系统的工作效率。

    一种应用于高速协议处理器芯片的上电复位电路

    公开(公告)号:CN105759928A

    公开(公告)日:2016-07-13

    申请号:CN201610077604.5

    申请日:2016-02-03

    CPC classification number: G06F1/24

    Abstract: 本申请公开了一种应用于高速协议处理器芯片的上电复位电路,包括:电源端和复位控制电路;复位控制电路包括电压检测模块和复位控制模块;其中,电压检测模块,用于实时监测电源端的电源电压;复位控制模块,用于当电源电压小于或等于第一电压阈值,则启动复位动作,当电源电压大于或等于第二电压阈值,则终止复位动作。可见,本申请通过根据检测电源端的电源电压,并将该电源电压与第一电压阈值、第二电压阈值进行比较,并利用比较结果来控制启动复位或终止复位,由于该上电复位电路不依赖片外电容,所以在快速掉电和上电过程中具有非常好的复位效果以及二次复位效果,提高了复位可靠性。

    一种网络重传设计的自动测试方法及装置

    公开(公告)号:CN105207839A

    公开(公告)日:2015-12-30

    申请号:CN201510505412.5

    申请日:2015-08-17

    CPC classification number: H04L43/0823 H04L1/1664 H04L1/1858 H04L1/1864

    Abstract: 本发明公开了一种网络重传设计的自动测试方法,包括:随机产生预设数量的网络数据帧;控制所述网络数据帧由发送端传送至接收端,并在所述网络数据帧的传送过程中向该网络数据帧中随机注入错误因素;比对与所述发送端对应的源内容及与所述接收端对应的目标内容是否一致,如果否,则中断测试;其中,所述源内容与所述目标内容相对应,均为预先确定的与网络重传协议相关的内容;利用不一致的源内容与目标内容确定测试结果。与现有技术相比,本申请提供的一种网络重传设计的自动测试方法在测试过程中无需人工操作,并且通过实验证明,其具有测试周期短、测试结果准确等特点,提高了工作效率,降低了人工成本。

    一种实现对研发应用代码管理的方法及系统

    公开(公告)号:CN104573075A

    公开(公告)日:2015-04-29

    申请号:CN201510040680.4

    申请日:2015-01-26

    CPC classification number: G06F17/30356 G06F9/445

    Abstract: 本发明披露了一种实现对研发应用代码管理的方法及系统,其中方法包括:研发个体在代码个体分支库新建、编辑和维护的库分支文件,并将形成稳定版本的库分支文件上传到代码总分支库;代码总分支库的第一管理员将研发个体上传的稳定版本的分支库文件进行汇集组合,形成总分支库文件上传到代码主干库;代码主干库的第二管理员对上传的总分支库文件进行存储、编辑和维护,形成主干库文件。本发明能够保持主干库、个体分支库以及公用代码库中的代码纯净,并通过对代码的系统管理来保证代码研发的有序性及安全性。

    实现高速缓存一致性协议表达转换的方法及系统

    公开(公告)号:CN104536772A

    公开(公告)日:2015-04-22

    申请号:CN201510050812.1

    申请日:2015-01-30

    Abstract: 本发明披露了实现高速缓存一致性协议表达转换的方法及系统,其中方法包括:用应用程序可视化语言针对描述高速缓存一致性协议的记录表格中的原始数据编写宏处理工具;用宏处理工具将记录表格中的原始数据处理成符合硬件描述语言格式的单元格数据;将符合硬件描述语言格式的单元格数据转换为硬件描述语言格式的数据。本发明满足了将复杂的高速缓存一致性协议用硬件实现的需求,且能够在改变高速缓存一致性协议的同时及时、准确地用硬件描述语言Verilog实现。

    I2C总线通信控制方法、装置、系统及可读存储介质

    公开(公告)号:CN111737173B

    公开(公告)日:2022-03-22

    申请号:CN202010589296.0

    申请日:2020-06-24

    Inventor: 林宁亚 童元满

    Abstract: 本发明公开了一种I2C总线通信控制方法、装置、系统及可读存储介质,该方法包括:接收上层应用发送的I2C总线的配置信息;解析所述配置信息,得到多条轮询参数;将多条所述轮询参数写入轮询表中;控制所述I2C总线,按照所述轮询表执行对应的读写操作。该方法中,I2C总线上执行的读写操作是按照轮询表进行的,因而无需轮询访问总线状态,便可直接基于轮询表得到精准的I2C总线的通信情况;可降低拥塞风险,存在多个主器件时,也可达到单个主器件的访问效率。对于管理维护方便;若发生硬件或功能变化,仅需对轮询表进行更新即可,而无需修改程序,能够快速适应功能更新或硬件更替。

    一种服务器及光标同步方法、装置、计算机可读存储介质

    公开(公告)号:CN111857462B

    公开(公告)日:2022-02-18

    申请号:CN202010606033.6

    申请日:2020-06-29

    Inventor: 于锦辉 童元满

    Abstract: 本申请公开了一种服务器及光标同步方法、装置、计算机可读存储介质,包括主机操作系统,用于生成操作远程终端的操作信息,并将操作信息拆分为光标操作信息和非光标操作信息;与主机操作系统连接的VGA,用于获取光标操作信息并传输至KVM;与VGA连接的KVM,用于接收VGA传输的光标操作信息并传输至BMC中的MAC;与KVM连接的MAC,用于将光标操作信息传输至远程终端。本申请中,主机操作系统将操作信息拆分为光标操作信息和非光标操作信息,并通过VGA、KVM和MAC将光标操作信息传输给远程终端,使得远程终端可以快速获取光标操作信息,提高远程终端与服务器间的光标同步率,提高本地服务器操作远程终端的准确性。

    基于NUMA的线程处理方法、装置、设备及存储介质

    公开(公告)号:CN111752711A

    公开(公告)日:2020-10-09

    申请号:CN202010590971.1

    申请日:2020-06-24

    Abstract: 本申请公开了一种基于NUMA的线程处理方法、装置、设备及存储介质。该方法的步骤包括:获取基于目标任务程序产生的线程集合;统计线程集合中与其它线程均无数据关联的独立线程;根据线程集合统计线程之间存在数据关联的耦合线程组;将独立线程平均分配至NUMA框架中的各处理器执行;将耦合线程组的耦合线程一并分配至NUMA框架中同一个处理器管理芯片对应的处理器执行。本方法保证了具有数据关联的多线程之间的同步执行,进而相对确保了基于NUMA架构执行具有多数据处理线程的任务程序时的可靠性。此外,本申请还提供一种基于NUMA的线程处理装置、设备及存储介质,有益效果同上所述。

    一种视频存储方法、装置、SOC系统、介质

    公开(公告)号:CN111741246A

    公开(公告)日:2020-10-02

    申请号:CN202010540164.9

    申请日:2020-06-12

    Abstract: 本申请公开了一种视频存储方法、装置、SOC系统、介质,该方法包括:根据待存储视频信息和目标DDR占用信息,向所述目标DDR发送存储空间申请请求;接收所述目标DDR根据所述存储空间申请请求发送的存储空间分配响应;将所述待存储视频信息对应的待存储视频数据存储到所述目标DDR中与所述存储空间申请请求对应的地址空间下。本申请中在视频存储的过程中,先根据待存储视频信息以及待写入DDR的占用情况进行存储空间的申请,再将待存储视频存储到申请的空间中,这样可以避免存储空间的浪费,且在不需要进行视频存储时,SOC系统上的存储资源便可以用于支持其他功能的运行,以保证系统上其他功能的正常运行,提高SOC系统的性能。

Patent Agency Ranking