一种RFID标签数字基带系统
    41.
    发明授权

    公开(公告)号:CN111954195B

    公开(公告)日:2022-03-11

    申请号:CN202010812466.7

    申请日:2020-08-13

    Abstract: 本发明提供一种RFID标签数字基带系统,包括:时钟分频模块用于对系统的时钟按照各个模块的时序需求进行时钟分频,并对需要无缝切换的模块的时钟进行无缝切换;功耗管理模块用于根据各个模块的使能信号控制各个模块时钟的开启与关断;解码模块用于对来自模拟前端的输入数据进行TPP解码;编码模块用于对数据发送模块提供的数据进行双相间空号编码或者延迟调制编码;数据缓存模块用于缓存解码得到的数据和存储器读取的数据;指令解析模块用于与所述解码模块配合实现指令解析,以实现对指令的解码;数据发送模块用于拼接响应数据包,将拼接的响应数据包串行发送给编码模块。本发明引入功耗管理模块来控制各模块的时钟,可以大大降低峰值功耗。

    一种AES密码协处理器及终端设备

    公开(公告)号:CN111865560A

    公开(公告)日:2020-10-30

    申请号:CN202010584439.9

    申请日:2020-06-23

    Abstract: 本发明属于信息安全技术领域,具体涉及一种AES密码协处理器及终端设备,包括:运算控制模块、密钥扩展运算模块、数据存储管理模块以及STTMRAM存储模块;运算控制模块采用加解密数据通路复用结构,加密和解密数据通路复用原始密钥加单元、字节替换单元、行移位单元和输出寄存器单元;密钥扩展运算模块用于按照AES算法规定执行密钥扩展及配置操作,其中g变换计算结构采用加法器复用结构,且h变换复用g变换中的字节替换单元组;数据存储管理模块用于控制存储AES算法加解密过程中的临时数据和最终结果到STTMRAM存储器的不同分区中。本发明采用分时复用、STTMRAM存储器等低资源开销加密硬件架构,实现了低功耗地AES密码协处理,降低了计算资源、极大提升了计算效率。

    一种用于可穿戴式设备的能量获取电路及其电源管理电路

    公开(公告)号:CN111313568A

    公开(公告)日:2020-06-19

    申请号:CN202010176596.6

    申请日:2020-03-13

    Abstract: 本发明属于可穿戴式设备供能领域,具体公开一种用于可穿戴式设备的能量获取电路及其电源管理电路,能量获取电路中每级电荷泵引入辅助电荷泵;辅助电荷泵采用电荷传输开关结构,用于基于电磁波产生阈值补偿电压,并通过钳压管控制提供给主整流电荷泵内各主整流开关的栅极,以降低主整流电荷泵的阈值电压;电源管理电路包括:亚阈值偏置产生电路,用于基于VCC启动并产生与VCC和环境温度无关的参考电压VREF;基于亚阈值放大器的LDO电路,在亚阈值状态下基于VREF对VCC过滤纹波,得到次级电源电压VDD。本发明电路能量转换效率高,制作成本低,且适用于各种电磁波能量环境,实用性强。

    一种STT-MRAM的双端自检写电路及数据写入方法

    公开(公告)号:CN110993001A

    公开(公告)日:2020-04-10

    申请号:CN201911077925.5

    申请日:2019-11-06

    Abstract: 本发明公开了一种STT-MRAM的双端自检写电路及数据写入方法,属于存储器STT-MRAM电路设计领域,包括:写操作执行电路,其两个输入端分别用于接收写操作类型控制信号IN和连接至自检控制电路的输出端,其两个输出端分别与存储单元的BL端和SL端相连,用于根据控制信号开启或关闭写操作通路,并根据给存储单元提供写电流以写入数据;自检控制电路,其六个输入端分别用于接收写操作类型控制信号IN、信号写使能信号WR_en、启动信号PRE_en以及与存储单元的BL端和SL端相连,用于在写操作启动阶段产生开启写操作通路的控制信号,在写操作执行阶段检测存储单元的BL端或SL端的电压,以在存储单元达到预期状态时产生关闭写操作通路的控制信号。本发明能够缩短STT-MRAM存储单元的写脉冲时间。

    一种应用于格密码体制的可重构数论变换单元和方法

    公开(公告)号:CN110990767A

    公开(公告)日:2020-04-10

    申请号:CN201911211620.9

    申请日:2019-11-29

    Abstract: 本发明公开了一种应用于格密码体制的可重构数论变换单元和方法,属于信息安全算法的电路实现领域。本发明包括输入输出控制器、蝶形运算单元、地址运算器、状态控制器、动态重构控制器;输入输出控制器用于控制对外部储存器的数据读写操作,蝶形运算单元用于对输入的数据实现模乘运算和蝶形运算,地址运算器用于实现对数据地址的运算,并为蝶形运算单元提供旋转因子和逆元,动态重构控制器用于控制参数的选择、运算长度的控制以及模的选择,状态控制器用于控制整个可重构数论变换单元的工作流程。本发明通过动态可重构设计,能设置不同参数及对数论变换单元内相关随机存储器中存储的数据进行更新,以实现多种模、多种数据个数下的数论变换。

    一种用于无源超高频RFID标签芯片的解调电路

    公开(公告)号:CN104091194B

    公开(公告)日:2017-01-25

    申请号:CN201410319700.7

    申请日:2014-07-07

    Abstract: 本发明公开了一种用于无源超高频RFID标签芯片解调电路,包括整流电路、取包络电路、低通滤波电路、均值产生电路、比较器、整形电路、使能控制电路、偏置电路。整流电路由主级和辅助级构成,采用阈值补偿实现,取包络电路在使能控制电路控制下提取包络,低通滤波电路直接采用RC结构,均值产生电路由运算放大器、二极管和电容构成,利用峰值检测的原理实现,比较器采用开环的运算放大器实现,整形电路由两个级联的反相器构成,使能控制电路采用三级反相器级联的方式控制均值产生电路、比较器、整形电路,极大降低了解调电路不工作的功耗,偏置电路对整流电路、均值产生电路、比较器提供nA级电流。解调电路具有高灵敏度、宽输入范围、低功耗、面积小和低成本的特点。

    一种适用于RFID安全通信的椭圆曲线加密协处理器

    公开(公告)号:CN103903047A

    公开(公告)日:2014-07-02

    申请号:CN201410119582.5

    申请日:2014-03-27

    Abstract: 本发明公开了一种适用于RFID安全通信的椭圆曲线加密协处理器,所述协处理器包括寄存器阵列、模算术逻辑单元和ECC协处理器指令控制器,所述寄存器阵列用于存储椭圆曲线加密计算过程中的椭圆曲线参数、私钥、计算过程数据以及计算结果;所述模算术逻辑单元包括加法电路、乘法电路、平方电路、控制单元和寄存器T,用于完成加法、乘法、平方运算;所述ECC协处理器指令控制器用于对所述模算数逻辑单元发送加法、乘法、平方和移动指令,接收模算术逻辑单元计算得到的结果,并根据所述结果进行点加倍点计算以完成椭圆曲线点乘计算。本发明的椭圆曲线加密协处理器具有面积小、低功耗和高安全性的特点,适用于RFID标签芯片。

    一种三维堆叠封装芯片中的电感及无线耦合通信系统

    公开(公告)号:CN103107166A

    公开(公告)日:2013-05-15

    申请号:CN201310025110.9

    申请日:2013-01-23

    CPC classification number: H01L2924/0002 H01L2924/00

    Abstract: 本发明属于三维堆叠封装工艺技术领域,提供了一种三维堆叠封装芯片中的电感及无线耦合通信系统;该电感包括金属导电层,金属导电层由两部分组成,当电流流过时,磁力线从金属导电层的一部分向上或向下穿入,从金属导电层的另一部分向下或向上穿出,磁力线被束缚在电感内。该电感采用CMOS工艺制成;电感金属导电层的金属绕线呈“日”字形状、“8”字形状或“S”字形状。本发明提供的耦合电感由于磁感线大部分集中在电感内部,传输效率高,相邻电感间的干扰低,电感耦合互联所要求的耦合电感之间的距离可以比较大。

    一种用于EEPROM的灵敏放大器及由其构成的读电路

    公开(公告)号:CN100583294C

    公开(公告)日:2010-01-20

    申请号:CN200810046620.3

    申请日:2008-01-04

    Abstract: 本发明公开了一种用于EEPROM的灵敏放大器及由其构成的读电路。本发明提供的用于EEPROM的灵敏放大器包括充电控制电路、检测电路和保持整形输出电路;充电控制电路由相同的二个充电控制子电路构成;检测电路为一个同或门;保持整形输出电路对检测电路的输出进行保持并整形为标准数字电平。由上述的灵敏放大器构成的读电路,包含两个完全对称的第一、第二存储模块,各灵敏放大器的两根位线分别接到第一、第二存储模块的对应位线上。该灵敏放大器电路结构简单,不需要偏置电路,占用面积小,读取速度快,动态功耗低,静态功耗几乎为0;工作电压范围大;由上述的灵敏放大器构成的读电路具有抗器件特性退化,性能稳定的特点。

Patent Agency Ranking