-
公开(公告)号:CN103810142A
公开(公告)日:2014-05-21
申请号:CN201410081876.3
申请日:2014-03-06
Applicant: 中国人民解放军信息工程大学
IPC: G06F15/78
Abstract: 本发明公开了一种可重构系统及其构建方法,该构建方法包括:从预设的N个可重构器件中选出任一可重构器件作为互连可重构器件;其中,N为大于等于3的整数;针对第i可重构器件,将第i可重构器件的内存通道接口分别与第i-1可重构器件的内存通道接口和第i+1可重构器件的内存通道接口相连;将第一可重构器件的内存通道接口分别与第二可重构器件的内存通道接口和第N-1可重构器件的内存通道接口相连;将第N-1可重构器件的内存通道接口还与第N-2可重构器件的内存通道接口相连;将剩余的N-1个可重构器件的高速互连接口均与互连可重构器件的高速互连接口相连;采用本发明的可重构系统及其构建方法,可提高可重构器件的计算能力。
-
公开(公告)号:CN103631527A
公开(公告)日:2014-03-12
申请号:CN201210296106.1
申请日:2012-08-20
Applicant: 中国人民解放军信息工程大学
IPC: G06F3/06
Abstract: 本发明涉及一种基于两级交换架构的DSP处理器阵列实现方法;具体为:采用两级交换互连的方式将N个高性能DSP处理器进行紧耦合连接,组成DSP处理器阵列;一级互连通过RapidIO交换接口实现每个底板单元内的各DSP处理器间的互连,二级互连通过Infiniband交换接口实现M个底板单元间的连接;在一级互连中,采用刀片服务器作为底板单元的底板,每个底板承载P片DSP处理器芯片;刀片服务器通过FPGA和连接器建立底板单元对外连接的IB接口,各DSP处理器芯片与FPGA通过SRIO技术交换互连,FPGA再通过连接器连接IB接口;在二级互连中,各底板单元的IB接口通过Infiniband交换芯片连接在一起;本发明能够提供更高的数字处理能力,有效提高了系统效能。
-
公开(公告)号:CN103336756A
公开(公告)日:2013-10-02
申请号:CN201310307178.6
申请日:2013-07-19
Applicant: 中国人民解放军信息工程大学
IPC: G06F15/173
Abstract: 本申请公开了一种数据计算节点的生成装置,所述装置包括计算管理器和多个计算单板,每个所述计算单板通过交换网络相连接;所述计算管理器通过所述交换网络与每个所述计算单板相连接,用于接收包括有待计算任务的计算需求值的数据计算请求,计算与所述计算需求值相对应的计算单板的目标数量值,确定数量与所述目标数量值等同的计算单板,将确定的计算单板通过可重构网络进行连接,组成用于对所述待计算任务中的数据进行计算的计算强节点。通过本申请实施例,在解决计算的可扩展性的前提下,不仅提高了数据传输效率及数据计算性能,同时利用紧耦合得到的计算强节点从实质上提高了对目标任务的数据计算性能,从根本上解决局部强通信的需求问题。
-
公开(公告)号:CN102209041A
公开(公告)日:2011-10-05
申请号:CN201110196170.8
申请日:2011-07-13
Applicant: 上海红神信息技术有限公司 , 中国人民解放军信息工程大学
Abstract: 本发明公开了一种调度方法、装置及系统,包括:主节点接收区域网络内各个子节点实时上报的感知信息;确定与各个子节点对应的,预先设定的期望状态;当子节点的感知信息不符合所述期望状态时,确定子节点为待处理子节点;生成调度策略;发送所述调度策略到所述待处理子节点。本发明公开的调度方法,主节点依据子节点上报的感知信息确定节点的状态信息和预先为子节点设定的期望状态来判定节点是否处于一个高效合理的工作状态,如果当前的工作状态不满足预先设定的期望状态,则可参考期望状态,利用状态信息生成调度策略,对节点的任务或资源进行调度,从而使得节点可以工作在期望状态,实现资源更加高效和合理的利用,降低了云计算中的资源浪费。
-
公开(公告)号:CN102147447A
公开(公告)日:2011-08-10
申请号:CN201010607562.4
申请日:2010-12-27
Applicant: 中国人民解放军信息工程大学
IPC: G01R31/3177
Abstract: 本发明实施例公开了一种控制数据透传的方法、柔性标签连接方法及其装置,用于控制现场可编程逻辑器件FPGA内部用于数据处理的各个模块输出数据的透传,设置所述各个模块间的接口方式为柔性标签连接的接口方式;所述方法:为各个模块生成对应的数据标签;将输入到FPGA内部的数据与所述数据标签封装在一起;通过改变各个模块输出数据时携带所述数据标签的内容,控制所述各个模块输出数据的方向,完成模块间输出数据的透传。以解决在不额外占用芯片内部资源和内部存储器,以及不改变内部信号原有时序前的情况下,完成FPGA内部各模块间输出数据的透传的技术问题。
-
-
-
-