一种芯片复位电路、方法以及设备

    公开(公告)号:CN111736678B

    公开(公告)日:2022-06-10

    申请号:CN202010537351.1

    申请日:2020-06-12

    Inventor: 丁微微 童元满

    Abstract: 本申请公开了一种芯片复位电路,包括第一逻辑电路,第二逻辑电路、延时芯片以及或门;第一逻辑电路与第二逻辑电路均分别连接复位按键与基板管理控制器,且二者对复位按键输出的电平与基板管理控制器的复位管脚输出的电平进行相反的逻辑运算,分别输出第一电平与第二电平。第一电平经延时芯片延迟后输出至或门,第二电平无延迟直接输出至或门。或门对延时芯片输出的电平与第二电平进行或逻辑运算得到第三电平,并输出第三电平至目标芯片。该电路可在实现两个复位信号任意一个均可复位芯片的同时,解决两个复位信号中任意一个信号拉低后无法恢复为高电平而导致芯片挂死的问题。本申请还公开了一种芯片复位方法及设备,均具有上述技术效果。

    一种数据处理方法、装置、设备及介质

    公开(公告)号:CN111865811A

    公开(公告)日:2020-10-30

    申请号:CN202010589327.2

    申请日:2020-06-24

    Inventor: 王贤坤 童元满

    Abstract: 本申请公开了一种数据处理方法、装置、设备及介质,包括:获取待处理报文;根据目标信息确定是否将待处理报文拆分以及拆分方式;若拆分,则根据拆分方式将待处理报文拆分,得到第一报文段和第二报文段;第一报文段处理复杂度高于第二报文段;将待处理报文对应的状态信息保存至第一缓存;利用预设处理方式对第一报文段进行处理,然后将处理后第一报文段和对应的报文序号帧计数值保存至第二缓存,并将第二报文段和对应的报文序号帧计数值直接保存至第三缓存,将不进行拆分处理的待处理报文和对应的报文序号帧计数值保存至第三缓存;利用第一缓存、第二缓存、第三缓存中的缓存数据进行报文组帧处理。能够实现数据的高速处理,并且避免资源浪费。

    一种数据信息的读写方法、装置、设备及存储介质

    公开(公告)号:CN111857578A

    公开(公告)日:2020-10-30

    申请号:CN202010614635.6

    申请日:2020-06-30

    Abstract: 本申请公开了一种数据信息的读写方法、装置、设备及介质,方法包括:当接收到写指令时,更新预先设置的缓存空间的地址匹配信息,并将与写指令对应的待写入数据信息写入缓存空间;当接收到读指令时,根据地址匹配信息从缓存空间中查找出与读指令对应的数据信息并进行反馈。本方法是在写入待写入数据信息时,先更新预先设置的缓存空间的地址匹配信息,将与写指令对应的数据信息写入缓存空间;当需要读取数据时,可以优先从缓存空间中查找出对应的数据信息进行反馈,避免了从Flash存储器的NAND闪存阵列中读取数据信息的繁琐过程,通过缩短更新缓存空间中的数据信息的延时,从而缩短了读取数据信息的延迟,提高了读取数据信息的效率。

    一种服务器及光标同步方法、装置、计算机可读存储介质

    公开(公告)号:CN111857462A

    公开(公告)日:2020-10-30

    申请号:CN202010606033.6

    申请日:2020-06-29

    Inventor: 于锦辉 童元满

    Abstract: 本申请公开了一种服务器及光标同步方法、装置、计算机可读存储介质,包括主机操作系统,用于生成操作远程终端的操作信息,并将操作信息拆分为光标操作信息和非光标操作信息;与主机操作系统连接的VGA,用于获取光标操作信息并传输至KVM;与VGA连接的KVM,用于接收VGA传输的光标操作信息并传输至BMC中的MAC;与KVM连接的MAC,用于将光标操作信息传输至远程终端。本申请中,主机操作系统将操作信息拆分为光标操作信息和非光标操作信息,并通过VGA、KVM和MAC将光标操作信息传输给远程终端,使得远程终端可以快速获取光标操作信息,提高远程终端与服务器间的光标同步率,提高本地服务器操作远程终端的准确性。

    一种参数集解码方法及装置

    公开(公告)号:CN111683253A

    公开(公告)日:2020-09-18

    申请号:CN202010537367.2

    申请日:2020-06-12

    Inventor: 王硕 石广 童元满

    Abstract: 本申请公开了一种参数集解码方法及装置,包括:获取待解码的参数集数据;所述参数集数据为压缩后的视频编码文件中的数据;通过状态机对所述参数集数据的解码过程进行控制,以得到对应的解码数据;将所述状态机在对应的状态下输出的所述解码数据保存至对应的寄存器。这样,通过基于硬件逻辑实现的状态机,控制参数集数据的解码过程,然后将解码数据存储至寄存器中,能够避免处理器资源的浪费,以及提升参数集解码的速度。

    一种网络重传设计的自动测试方法及装置

    公开(公告)号:CN105207839B

    公开(公告)日:2018-09-07

    申请号:CN201510505412.5

    申请日:2015-08-17

    Abstract: 本发明公开了一种网络重传设计的自动测试方法,包括:随机产生预设数量的网络数据帧;控制所述网络数据帧由发送端传送至接收端,并在所述网络数据帧的传送过程中向该网络数据帧中随机注入错误因素;比对与所述发送端对应的源内容及与所述接收端对应的目标内容是否一致,如果否,则中断测试;其中,所述源内容与所述目标内容相对应,均为预先确定的与网络重传协议相关的内容;利用不一致的源内容与目标内容确定测试结果。与现有技术相比,本申请提供的一种网络重传设计的自动测试方法在测试过程中无需人工操作,并且通过实验证明,其具有测试周期短、测试结果准确等特点,提高了工作效率,降低了人工成本。

    一种报文分类调度方法及装置

    公开(公告)号:CN105162722B

    公开(公告)日:2018-05-04

    申请号:CN201510505413.X

    申请日:2015-08-17

    Abstract: 本发明公开了一种报文分类调度方法及装置,该报文分类调度方法包括:获取待处理的报文信息,并确定与每个报文信息对应的特征ID;将特征ID中指定部分相同的特征ID对应的报文信息划分至一个报文信息组;按照预设原则由全部报文信息组中调取报文信息进行处理。与现有技术相比,本发明中将特征ID中指定部分相同的特征ID对应的报文信息划分至一个报文信息组,由此,在调取报文信息进行处理时,可准确获知哪些报文信息具有相同或相似的特征ID,进而避免将相同的特征ID的报文信息在一个时钟周期内传送至同一流水线中,无需等待正在处理的报文信息,也无需实时更新正在处理的报文信息的处理状态,具有流水线处理效率高且易实现的优点。

    一种数据恢复方法及装置
    38.
    发明授权

    公开(公告)号:CN105279048B

    公开(公告)日:2018-04-13

    申请号:CN201510866695.6

    申请日:2015-12-01

    Abstract: 本发明公开了一种数据恢复方法及装置,该方法包括:如果由指定区域读取到的指定数据存在错误,则读取预先将原始数据存储至指定区域时对该原始数据的指定位进行异或得到的原异或信息、按照指定算法对该原始数据进行计算得到的原校验码及该原始数据在具有与原校验码一致的校验码的全部数据中所处位置的原位置信息;生成与原异或信息对应的N个初选数据,并按照指定算法计算每个初选数据的目标校验码;确定与原校验码一致的目标校验码对应的初选数据为终选数据,并确定终选数据在具有与原校验码一致的校验码的全部数据中所处的位置为目标位置信息;确定与原位置信息一致的目标位置信息对应的终选数据为原始数据,从而保证了数据的可靠性。

    一种ASIC芯片实现方法及ASIC芯片

    公开(公告)号:CN105260679B

    公开(公告)日:2018-02-09

    申请号:CN201510645938.3

    申请日:2015-10-08

    Inventor: 童元满

    Abstract: 本发明实施例公开了一种ASIC芯片实现方法及ASIC芯片,包括:以ASIC芯片对应的RTL代码作为输入,运用逻辑综合工具将芯片功能逻辑综合成反熔丝查找表标准单元网表;将所述网表中的所有反熔丝查找表标准单元,增加统一的编程控制电路;将增加编程控制电路后的网表,基于常规的版图设计流程得出符合目标工艺的GDS版图,并根据所述GDS版图制造硅芯片;以所述硅芯片的编程控制电路的输入端作为编程控制接口,对所述硅芯片中的所有反熔丝查找表标准单元进行编程,本实施例这种在硅后对反熔丝查找表标准单元进行编程的方式,保障芯片的核心逻辑不受木马电路的干扰或破坏,保证核心私密数据的安全存储不被后门电路窃取。

    超大规模芯片中访问寄存器的方法及系统

    公开(公告)号:CN104268121B

    公开(公告)日:2017-08-11

    申请号:CN201410490702.2

    申请日:2014-09-23

    Abstract: 本发明公开了一种超大规模芯片及其布局方法、访问寄存器的方法及系统,其中,布局方法包括:确定各个功能模块在芯片上的位置,以总的连线长度最短为原则,决定环上总控制模块和与各个功能模块关联的各子控制模块的连接顺序;将所述总控制模块的发送端口与一个子控制模块的接收端口连接,该子控制模块的发送端口与下一级子控制模块的接收端口连接,直到最后一个子控制模块的发送端口与所述总控制模块的接收端口连接,构造出一个囊括总控制模块和所有子控制模块的环,此外,基于该布局结构还提出了采用环形的方式实现对芯片的寄存器访问控制,本发明通过在环状的控制模块链上进行报文转发取代了直接的寄存器访问。

Patent Agency Ranking