一种有限脉冲响应滤波器

    公开(公告)号:CN102510273B

    公开(公告)日:2014-05-07

    申请号:CN201110442668.8

    申请日:2011-12-27

    Abstract: 本发明公开了一种有限脉冲响应FIR滤波器。该FIR滤波器由滤波系数缓冲器、待滤波数据缓冲器、乘法器、累加器、累加寄存器和比较器构成。其中滤波系数缓冲器用来缓冲滤波器中用到的系数,待滤波数据缓冲器用来缓冲待滤波数据,乘法器用来计算单个滤波系数与BS个待滤波数据的乘法结果,累加器用来计算乘法器输出和累加寄存器输出的和,累加寄存器用来存放累加器的结果,比较器的输出用来指示当前累加器的输出是否为滤波输出。本发明FIR滤波器可以达到并行计算的高效率。

    多粒度并行存储系统
    32.
    发明公开

    公开(公告)号:CN102541749A

    公开(公告)日:2012-07-04

    申请号:CN201110459453.7

    申请日:2011-12-31

    Abstract: 本发明公开了一种多粒度并行存储系统,该存储系统包括多个存储器、移位产生器、地址增量查找单元、地址移位器、行地址产生器和多个地址加法器。所述移位产生器用于根据外部输入的地址产生移位值Shift;所述地址增量查找单元用于根据读写粒度产生地址移位器的输入数据;地址移位器用于将输入的数据循环右移Shift个元素后输出到所述地址加法器一个输入端;所述行地址产生器用于根据外部输入的地址产生行地址,输入到每个地址加法器的另一个输入端;所述地址加法器用于将所述两个输入端输入的数据进行无符号相加,得到每个存储器的读写地址,并将其输入到所述多个存储器的地址输入端。本发明提出的存储系统可同时支持不同数据类型的矩阵行列数据并行读取,从而在根本上清除信号处理算法中转置操作的要求,提高信号处理算法执行效率。

    支持连续/离散地址多数据并行访问的可配置存储器

    公开(公告)号:CN101840383B

    公开(公告)日:2012-07-04

    申请号:CN201010162192.8

    申请日:2010-04-28

    Abstract: 本发明公开了一种支持连续/离散地址多数据并行访问的可配置存储器,包括:存储阵列,用于储存数据,由存储单元按行和列排列构成,每个存储单元对应一个唯一的行列地址;处理数据输入输出的控制电路,用于处理数据的读出和写入行为;处理读写信号的控制电路,用于产生读写行为需要的控制信号;配置传输方式的控制寄存器,用于设置访问存储器的方式,该方式是连续地址多数据访问或离散地址多数据访问;地址选通电路,用于决定每个存储阵列使用哪组地址总线作为自己的地址线。利用本发明,实现了数据传输方式的多样化,进而满足了处理器对存储器进行高吞吐、高并行的数据访问需求。

    一种有限脉冲响应滤波器

    公开(公告)号:CN102510273A

    公开(公告)日:2012-06-20

    申请号:CN201110442668.8

    申请日:2011-12-27

    Abstract: 本发明公开了一种有限脉冲响应FIR滤波器。该FIR滤波器由滤波系数缓冲器、待滤波数据缓冲器、乘法器、累加器、累加寄存器和比较器构成。其中滤波系数缓冲器用来缓冲滤波器中用到的系数,待滤波数据缓冲器用来缓冲待滤波数据,乘法器用来计算单个滤波系数与BS个待滤波数据的乘法结果,累加器用来计算乘法器输出和累加寄存器输出的和,累加寄存器用来存放累加器的结果,比较器的输出用来指示当前累加器的输出是否为滤波输出。本发明FIR滤波器可以达到并行计算的高效率。

    一种支持定浮点可重构的横向求和网络结构

    公开(公告)号:CN101847087A

    公开(公告)日:2010-09-29

    申请号:CN201010162375.X

    申请日:2010-04-28

    Abstract: 本发明公开了一种支持定浮点可重构的横向求和网络结构,包括依次连接的浮点指数操作部分、浮点尾数操作/定点操作部分、浮点规格化操作部分,其中:浮点指数操作部分,用于完成选择指数最大值以及求指数差,得到的指数差输出给浮点尾数操作/定点操作部分;浮点尾数操作/定点操作部分,用于完成浮点尾数的移位对齐、数据压缩、数据求和,以及对浮点结果的补码转换,同时通过另一旁路并行完成对浮点规格化操作中需要的前导0预测判断,得到的处理结果输出给浮点规格化操作部分;浮点规格化操作部分,用于完成浮点尾数的规格化移位和调整指数。利用本发明,降低了多输入浮点加法的关键通路延时,减少了定点求和所消耗的运算资源,并降低了功耗。

    宽范围高灵敏度无源整流器
    38.
    发明公开

    公开(公告)号:CN119448722A

    公开(公告)日:2025-02-14

    申请号:CN202411342668.4

    申请日:2024-09-25

    Abstract: 本发明提供一种宽范围高灵敏度无源整流器,该宽范围高灵敏度无源整流器包括:差分信号输入端;整流电路,包括多个整流NMOS管和多个整流PMOS管;多个整流PMOS管的衬底与整流器输出正极连接,多个整流NMOS管的衬底与整流器输出负极连接;反馈偏置电路,包括多个反馈PMOS管,用于自适应控制多个整流NMOS管的最高栅极电压;多个整流NMOS管的数量与多个整流PMOS管的数量相同。本发明所述整流器基于反馈偏置电路,能够在低输入功率下增加整流NMOS管栅极电压,扩大前向电流,从而提高灵敏度;同时在高输入功率下自适应降低偏置电压,钳位整流NMOS管栅极电压,有效抑制反向电流,扩大整流器宽动态范围。

    脑电信号处理方法、装置、电路、系统及设备

    公开(公告)号:CN118605735B

    公开(公告)日:2024-12-06

    申请号:CN202411081845.8

    申请日:2024-08-08

    Abstract: 本发明提供一种脑电信号处理方法、装置、电路、系统及设备,涉及脑机接口技术领域,该方法包括:基于低比特量化技术,获取当前采样周期任一通道对应的目标压缩数据;确定当前采样周期任一通道对应的目标压缩数据所属的聚类簇;获取当前处理周期任一通道对应的每一虚拟神经元的放电速率数据,进而计算得到目标受试者在当前处理周期内的意图信息。本发明提供的脑电信号处理方法、装置、电路、系统及设备,能显著降低处理高时空分辨率、高采样率的脑电信号的处理复杂度、计算资源的开销以及访存带宽需求,能降低上述脑电信号处理的数据量开销、传输带宽消耗和计算延迟,从而实现实时、低功耗的解码脑电信号的意图信息。

    基于人体传输的通信芯片、通信方法、设备及存储介质

    公开(公告)号:CN118694443A

    公开(公告)日:2024-09-24

    申请号:CN202411162814.5

    申请日:2024-08-23

    Abstract: 本发明提供一种基于人体传输的通信芯片、通信方法、设备及存储介质,应用于数据通信技术领域,包括:发射机、接收机、电极以及信号处理单元。电极包括信号电极和地电极,信号电极与人体部位相接触,地电极悬空;电极与发射机和接收机通信连接,发射机和接收机与信号处理单元通信连接;发射机,用于将经过信号处理单元处理的第一数据包通过电极传输到人体;接收机,用于通过电极接收第二数据包,并将第二数据包传输至信号处理单元;信号处理单元,用于在数据发送模式下对传输数据进行打包处理和编码处理,得到第一数据包;在数据接收模式下对第二数据包进行解码处理和缓存处理。

Patent Agency Ranking