-
公开(公告)号:CN107437978A
公开(公告)日:2017-12-05
申请号:CN201610364758.2
申请日:2016-05-27
Applicant: 上海复旦微电子集团股份有限公司
IPC: H04L1/00
Abstract: 一种数据处理方法及接收机。所述方法包括:当接收到信号时,分别根据预设的信号检测阈值对所述信号进行同步检测,其中,所述信号检测阈值的数量为两个以上;分别根据各所述信号检测阈值对应的同步检测结果,对所述信号进行解调;对各解调后的数据进行校验,将通过校验的所述解调后的数据,作为所述信号对应的接收数据并输出。应用上述方案,可以提高数据的解码正确率。
-
公开(公告)号:CN107404452A
公开(公告)日:2017-11-28
申请号:CN201610332626.1
申请日:2016-05-18
Applicant: 上海复旦微电子集团股份有限公司
IPC: H04L27/227
Abstract: 一种BPSK解调方法及装置、接收机。所述方法包括:当接收到副载波调制信号的第i帧数据时,对所述第i帧数据的前导码进行检测;在检测到所述第i帧数据的前导码起的第一预设时长后,检测所述第i帧数据的相位翻转点,所述第一预设时长小于所述前导码的长度;将所检测到的相位翻转点作为同步点,对所述第i帧数据进行解调,获得所述第i帧数据中携带的数据信息。应用上述方法可以提高数据解码准确性。
-
公开(公告)号:CN107229576A
公开(公告)日:2017-10-03
申请号:CN201610172027.8
申请日:2016-03-24
Applicant: 上海复旦微电子集团股份有限公司
IPC: G06F12/0875 , G06F12/0877 , G06F12/0862 , G06F15/78
Abstract: 一种降低片上系统运行功耗的装置和方法,缓存控制器接收微控处理器发起的访问存储器请求,如果访存地址是否命中片内高速缓存,则缓存控制器读取片内高速缓存中的数据提供给微处理器,如果访存地址未命中片内高速缓存,则进一步判断访存地址是否命中预取控制与保存模块,如果命中,则将预取控制与保存模块中的数据提供给微处理器,同时将该数据写入片内高速缓存,如果未命中,则缓存控制器读取片内非易失性存储器中的数据写入预取控制与保存模块。本发明降低了片上系统运行过程中读取片内非易失性存储器的次数,同时降低了片内非易失性存储器的工作频率,从而降低了片上系统的运行功耗。
-
公开(公告)号:CN104346132B
公开(公告)日:2017-06-09
申请号:CN201310345328.2
申请日:2013-08-08
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 一种应用于智能卡虚拟机运行的控制装置及智能卡虚拟机,所述控制装置包括:取指控制单元、取指缓冲单元和预译码单元,所述取指控制单元输出各种控制信号控制取指缓冲单元进行读、写操作,所述取指缓冲单元的主要功能是实现字节码的缓冲,为预译码单元提供字节码,所述预译码单元完成从原指令集到新指令集的预译码功能。通过所述控制装置可以将智能卡虚拟机的基于堆栈操作的原指令转换为基于寄存器操作的新指令,所述控制装置可以有效提高智能卡指令执行速度,提高系统的处理性能,所述控制装置的可移植性、通用性更强。
-
公开(公告)号:CN104426653A
公开(公告)日:2015-03-18
申请号:CN201310391255.0
申请日:2013-08-30
Applicant: 上海复旦微电子集团股份有限公司
IPC: H04L9/06
Abstract: 本发明提供了一种数据处理方法和装置,所述方法包括:当接收到S盒的输入值Din时,初始化寄存器组,所述寄存器组包括:第一寄存器和第二寄存器,并采用数据发生器输出0至2n-1,其中,所述S盒的原始输入值Sin包含0至2n-1,所述S盒的输出值Sout包含与0至2n-1一一对应的S(0)至S(2n-1),所述S盒的输入值位宽为n,输出值位宽为m,m和n都为正整数;当所述数据发生器的输出值K和所述第一寄存器的值进行第一运算后的值不等于所述输入值Din时,由所述S盒输出S(K),并将所述第二寄存器的值和S(K)进行第二运算后的值替换为所述第二寄存器的值。通过所述方法和装置可以提高S盒的安全性。
-
公开(公告)号:CN119966416A
公开(公告)日:2025-05-09
申请号:CN202311488386.0
申请日:2023-11-08
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 本发明公开了一种基于Huffman的编码方法、快速解码方法及电路,该编码方法包括:根据待编码数据序列生成基于Huffman的编码树;对基于Huffman的编码树做规范化处理,得到规范化Huffman树;根据设定的约束条件对规范化Huffman树进行约束处理,得到约束后规范化Huffman树,生成编码表;根据编码表对待编码数据序列进行编码,得到编码数据序列。解码方法包括:接收Huffman编码数据流所述编码数据流中的编码数据是根据约束后规范化Huffman树生成的编码表编码得到的,根据所述编码数据的相关参数对所述编码数据流进行解码,输出解码信息序列。利用本发明方案,可以提高带宽利用率,并能够实时对压缩数据进行解码,满足神经网络加速器的实时性需求。
-
公开(公告)号:CN119919272A
公开(公告)日:2025-05-02
申请号:CN202311425572.X
申请日:2023-10-30
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 本发明公开一种用于分割网络后处理的硬件加速电路及方法,所述电路包括:控制模块、Argmax模块、缓冲区模块、以及插值模块;所述控制模块,用于接受处理器单元的控制,控制所述Argmax模块、所述缓冲区模块、以及所述插值模块的工作;所述Argmax模块,用于读取并寄存外部单元的输出数据,选出每个像素点的多个通道中的最大值及其索引,将选出的最大值的索引值与所述外部单元的输出数据一并保存至所述缓冲区模块中;所述插值模块,用于从所述缓冲区模块采样所述Argmax模块的计算结果,根据采样数据对所述外部单元的输出数据进行插值,得到分割网络的处理结果。利用本发明方案,可以减少计算量,提高计算速度,降低对处理平台的要求。
-
公开(公告)号:CN119598074A
公开(公告)日:2025-03-11
申请号:CN202311162588.6
申请日:2023-09-08
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 一种AI加速器及电子设备。所述AI加速器包括:控制单元、数据处理单元以及运算单元;其中:所述控制单元,适于基于所述运算指示信息控制所述数据转换单元及所述运算单元的工作;所述数据处理单元,适于在所述控制单元的控制下,获取待处理数据,并对所述待处理数据进行处理,得到第一运算数据;所述运算单元,适于在所述控制单元的控制下,对所述第一运算数据执行所述运算标识信息所标识的运算操作;其中,所述运算指示信息包括运算标识信息及运算参数信息,所述运算标识信息适于标识当前执行的运算操作为卷积运算操作或快速傅里叶变换运算操作。采用上述方案,可以缩短FFT任务的处理时长并提高AI加速器的资源利用率。
-
公开(公告)号:CN118578368A
公开(公告)日:2024-09-03
申请号:CN202310189006.7
申请日:2023-03-01
Applicant: 上海复旦微电子集团股份有限公司
Abstract: 本发明公开一种退役电池包上盖螺丝拆解方法及系统,该方法包括:利用全局图像采集装置对送至拆解台的电池包进行拍照,得到全局图像;根据所述全局图像确定电池包的型号和全局定位信息;根据所述全局定位信息控制拆螺丝执行机构和局部图像采集装置移动到拆解位置;控制所述局部图像采集装置依次对所述电池包上盖不同局部进行拍照,得到多个电池包上盖的局部图像;根据所述电池包上盖的局部图像依次确定上盖的所有螺丝的型号及精确位置和姿态;依次利用与各螺丝的型号相适配的电动批头或套筒对所述螺丝进行拆解。利用本发明方案,能够自动地拆解多种类型退役动力电池包上盖的固定螺丝,提升拆解的自动化程度及准确性、以及系统的鲁棒性。
-
公开(公告)号:CN115774692A
公开(公告)日:2023-03-10
申请号:CN202111043052.3
申请日:2021-09-07
Applicant: 上海复旦微电子集团股份有限公司
IPC: G06F15/78 , G06F1/06 , G06F30/34 , G06F30/396
Abstract: 一种AI处理器及电子设备。所述AI处理器包括:包括:FPGA及位于所述FPGA内部的AI计算模块;其中,通过所述FPGA对所述AI计算模块进行逻辑控制;所述AI计算模块采用专用集成电路实现;所述AI计算模块具有输入接口和输出接口,所述AI计算模块的输入接口和输出接口均与所述FPGA的可编程互连单元连接。应用上述方案,可以提高AI处理器的计算效率。
-
-
-
-
-
-
-
-
-