-
公开(公告)号:CN1088212C
公开(公告)日:2002-07-24
申请号:CN96105628.2
申请日:1996-04-26
IPC: G06F7/52
CPC classification number: G06J1/00
Abstract: 一种用于以数字值乘以模拟输入电压的乘法电路,包括:第一开关电路,第一电容耦合,第一反相放大器,第二开关电路,第二电容耦合,第二反相放大器,由此所述输入的模拟输入电压由所述第一和第二电容耦合乘以两倍。因为用两级加权和控制第一反相放大部分和第二反相放大部分的电容量,单元电容的数量得到控制,所以输出的精度得到改善,并且消除了参考电压产生电路和反相放大部分的MOS反相器的偏移电压。
-
公开(公告)号:CN1202050A
公开(公告)日:1998-12-16
申请号:CN98109592.5
申请日:1998-06-08
Applicant: 株式会社鹰山
IPC: H04B1/707
CPC classification number: H04B1/7077 , H04B1/70735 , H04B1/708 , H04B7/2628 , H04B2201/70702 , H04B2201/7071
Abstract: 用于扩频通信的接收机由多个匹配滤波器接收-业务信道和一个公共控制信道。多个匹配滤波器中的至少一个可选地可用于业务信道或公共控制信道,在初始捕获时,多个匹配滤波器用于接收公共控制信道。在切换时,多个匹配滤波器用来接收当前基地台和相邻小区基地台的业务信道。
-
公开(公告)号:CN1197952A
公开(公告)日:1998-11-04
申请号:CN98105995.3
申请日:1998-04-15
Applicant: 株式会社鹰山
CPC classification number: G06F7/49 , G06F2207/386
Abstract: 多值加法器包括,对多值输入的各位相加的并行加法单元、和将由该位的并行加法单元1-i输出的中间相加和Wi与一个低位数位的进位Ci-1相加的输出加法单元2-i。并行加法单元包括对各位的输入值进行相加的加法单元、将多值输出转换为数字数据的量化单元、将数字数据转换为“中间和”输出和进位输出的逻辑转换单元。上述单元由电压型电路构成。加权加法电路对电容耦合以并联方式连接可变的附加电容负荷,并根据电容耦合的负荷状况控制附加电容负荷。
-
公开(公告)号:CN1194526A
公开(公告)日:1998-09-30
申请号:CN98105882.5
申请日:1998-03-25
Applicant: 株式会社鹰山
IPC: H04L27/22
CPC classification number: H04L27/2331
Abstract: 一种π/n移位PSK解调器,通过以下方法形成。XOR4通过π/4移位QPSK计算从SH2输出的当前样本和从SH1输出的先前样本之间的异运算。第一运算装置5中累加来自XOR4的输出中的1并使之乘以π/8获得当前和先前符号之间的绝对相位差。在正负号加法装置10中,从来自SH2的对应的前面或者后面四位减去来自SH1的前面或者后面的四位,并且对每一位的结果求和,且其正负号添加到绝对相位数据。在判定电路13中该数据被解调为原始数据。
-
公开(公告)号:CN1191458A
公开(公告)日:1998-08-26
申请号:CN98104220.1
申请日:1998-01-09
Applicant: 株式会社鹰山
IPC: H04Q7/20
CPC classification number: H04B1/711 , H04B1/7093 , H04B1/7117 , H04B7/01 , H04B2201/70701
Abstract: 向与每条路径对应的每个相位校正电路提供去扩展输出I和Q分量。相位误差提取器从导频块提取第一相位误差。相位校正器用根据第一相位误差算得的校正矢量校正信息码元的相位误差。RAKE合成器把经校正的信号与其他路径的相位校正电路的输出合成,并把合成信号输出到临时确定器。用临时确定结果在校正矢量修正装置中修正相位误差,根据它计算新校正矢量并顺次修正信息码元的校正矢量。
-
-
公开(公告)号:CN1162224A
公开(公告)日:1997-10-15
申请号:CN96123188.2
申请日:1996-12-26
IPC: H04B1/69
CPC classification number: H04J13/0022 , H04J13/10 , H04J2013/0037
Abstract: 本发明旨在提供一种可以提高通信速度的频谱扩散通信方式。本发明用第1、第2成分相互的相位差表现发送数据,或将第1PN符号作为I成分发送,将第2PN符号的0个—多个相互地赋与相位差作为Q成分发送,由第2PN符号的个数定义发送信息,在信号接收一侧,由在I成分的峰值间产生的Q成分的峰值数检出发送信息。或者,在加法器5中加算由开关部4得到的多个PN符号系列后作为Q成分发送。另一方面,将由移位寄存器1得到的PN符号系列作为I成分发送。
-
公开(公告)号:CN1153427A
公开(公告)日:1997-07-02
申请号:CN96112567.5
申请日:1996-09-18
IPC: H03H17/00
CPC classification number: H03H11/04 , H03H17/0254
Abstract: 本发明目的是提供一种既可确保运算速度又可执行整个电路刷新的匹配滤波器,其构成为增加地设有可以保持应在主采样保持电路中保持的模拟输入电压的一部分的多个辅助采样保持电路、由与加减运算电路等效的电路构成的第2加减运算电路、择一地输出加减运算电路或第2加减运算电路二者中一方输出的多路复用器,由此,设置可使主采样保持电路内的采样保持电路或加减运算电路停歇的期间并在该期间中进行刷新。
-
公开(公告)号:CN1146665A
公开(公告)日:1997-04-02
申请号:CN96110853.3
申请日:1996-07-26
IPC: H03H11/04
CPC classification number: H04B1/7093 , H03H11/04 , H03H17/0254 , H04B1/7117
Abstract: 本发明提供了小规模低功耗的匹配滤波器电路。该电路着眼于扩展码为1比特的数据序列,把输入信号取样保持为时间序列的模拟信号后,用多路转换器将其分为“1”或“-1”序列,通过电容耦合对各个序列信号进行并行加法运算。
-
-
-
-
-
-
-
-
-